发明名称 Automatic bias adjustment circuit for use in PLL circuit
摘要
申请公布号 EP1223676(A3) 申请公布日期 2003.05.07
申请号 EP20010309826 申请日期 2001.11.22
申请人 FUJITSU LIMITED 发明人 HIGASHI, HIROHITO;ISHIDA, HIDEKI
分类号 H03L7/099;H03L1/02;H03L7/089;H03L7/10;H03L7/189;(IPC1-7):H03L7/099 主分类号 H03L7/099
代理机构 代理人
主权项
地址