发明名称 AC型PDP之驱动方法
摘要 本发明之目的在于以低电压产生显示放电,而减低消耗电力,俾提高发光效率。本发明之方法系针对AC型PDP,于其显示电极间施加交变极性之电压脉冲列Vi,而以空间电荷可产生有效充注效果之时间间隔Tc(2μm以下)造成显示放电,并于每次放电时,使该显示电极间之壁电压极性反转。
申请公布号 TW525120 申请公布日期 2003.03.21
申请号 TW089124390 申请日期 2000.11.17
申请人 富士通日立等离子显示器股份有限公司 发明人 大塚晃;佐佐木孝
分类号 G09G3/28 主分类号 G09G3/28
代理机构 代理人 恽轶群 台北市松山区南京东路三段二四八号七楼;陈文郎 台北市松山区南京东路三段二四八号七楼
主权项 1.一种AC型PDP之驱动方法,其系利用壁电荷造成放电以供显示(以下称显示放电)者,即,于显示用之电极(以下称显示电极)间施加交变极性之电压脉冲列,而以空间电荷可产生有效充注(priming)效果之时间间隔造成显示放电,且于每次产生显示放电时,使该显示电极间之壁电压极性反转者。2.如申请专利范围第1项之AC型PDP之驱动方法,其每1脉冲之壁电荷蓄积时间为0.3s以上,且,1个脉冲与其下个脉冲间之施加休止期间为0.3s以下,又,前述时间间隔之値在0.3s ~ 2s之范围内。3.一种AC型PDP之驱动方法,其系利用壁电荷造成显示放电者,即,于显示电极间施加较放电开始电压更高之电压,使其产生放电,并利用藉此形成之壁电荷,而施加较放电开始电压更低之电压使其产生放电后,于显示电极间施加交变极性之电压脉冲列,而以空间电荷可产生有效充注效果之时间间隔造成显示放电,且于每次产生显示放电时,使该显示电极间之壁电压极性反转者。4.一种AC型PDP之驱动方法,其系为进行阶调显示而将框架分割成复数个副影面,且将各个副影面分配成时间上相互分离之位址期间及显示期间,并利用壁电荷于该显示期间中造成显示放电者;又,该方法并于该位址期间中,于应于其后之前述显示期间中点亮之胞元形成壁电荷;且,于该显示期间中,于显示电极间施加较放电开始电压低之电压造成放电后,于显示电极间施加波高値较前述电压低之交变极性电压脉冲列,而以空间电荷可产生有效充注效果之时间间隔造成显示放电,且于每次产生显示放电时,使显示电极间之壁电压极性反转。5.如申请专利范围第4项之AC型PDP之驱动方法,其系将显示列分为复数组,且各组皆以与其他组相异之顺序来表示前述复数之副者影面者。6.一种AC型PDP之驱动方法,其系利用壁电荷造成显示放电者,即,边以设定顺序选择显示列进行编址,边于显示电极间施加交变极性之电压脉冲列,而由已结束编址之显示列开始逐次地以空间电荷可造成有效充注效果之时间间隔造成显示放电,且于每次产生显示放电时,使该显示电极间之壁电压极性反转者。7.如申请专利范围第6项之AC型PDP之驱动方法,其系于施加较放电开始电压更高之电压,使其产生放电后,将该施加之电压缓慢降低,以形成放电开始前刻之带电状态,而进行消去形式之编址。8.如申请专利范围第6项之AC型PDP之驱动方法,其于前述电压脉冲列之施加途中亦进行至少一次之编址,以进行阶调显示。9.如申请专利范围第6项之AC型PDP之驱动方法,其系将框架分割为复数个副影面,且对各副影面附加亮度重量,并按照各副影面之亮度重量产生数次之显示放电,以进行阶调显示,又,于此阶调显示时,则将显示列分为数组,且各组并皆以与其他组相异之顺序来表示前述复数之副影面。10.如申请专利范围第7项之AC型PDP之驱动方法,其系将相邻之显示列分到互相相异之组。图式简单说明:第1图系本发明AC脉冲记忆驱动之概念图。第2图系本发明显示装置之构成图。第3图系表示本发明PDP之胞元构造之图。第4图系实施例1之电压波形图。第5图系表示副影面显示顺序之其中一例之图。第6图系实施例2之电压波形图。第7图系实施例3之电压波形图。第8图系表示实施例4副影面显示顺序之图。第9图系实施例4之电压波形图。第10图系习知之AC型PDP驱动方法之概念图。
地址 日本