摘要 |
UN SINTETIZADOR DE FRECUENCIA (200) QUE USA UN SINTETIZADOR DIGITAL DIRECTO (DDS) (204) PARA GENERAR UNA SEÑAL PERIODICA DE GRAN EXACTITUD. LA SEÑAL DE SALIDA DEL DDS (204) SE FILTRA MEDIANTE PASA-BANDA UTILIZANDO UN BUCLE DE BLOQUEO DE FASE DE LIMPIEZA (PLL) (214) PARA PRODUCIR UNA SEÑAL DE REFERENCIA ESPECTRALMENTE PURA Y PROMOVER UN TIEMPO DE ESTABLECIMIENTO RAPIDO GLOBAL. UN BUCLE DE BLOQUEO DE FASE SECUNDARIO O PRIMARIO (220), CON UN TIEMPO DE ESTABLECIMIENTO MUCHO MAS RAPIDO QUE EL PRIMER PLL (214), AJUSTA LA FRECUENCIA DE LA SEÑAL DE REFERENCIA GENERADA POR EL PLL DE LIMPIEZA (214). EN UNA MATERIALIZACION DE LA IDEA, EL SINTETIZADOR DE FRECUENCIA DDS (204) TIENE UN CONVERSOR DIGITAL-A-ANALOGICO (DAC) (206) ACOPLADO AL PLL DE LIMPIEZA (214). OTRA MATERIALIZACION DE LA IDEA (300) ALIMENTA CON EL BIT MAS SIGNIFICATIVO (MSB) (310) O CON EL BIT DE DESBORDAMIENTO DEL ACUMULADOR DAC (306) EL PLL (318) DE "LIMPIEZA". SIN EMBARGO, OTRA MATERIALIZACION DE LA IDEA (400) USA UN APARATO DE CONMUTACION PARA EVITAR EL PLL DE "LIMPIEZA" (410) MIENTRAS SE ESTA ESTABLECIENDO EN UNA NUEVA FRECUENCIA.
|