发明名称 具有决策回授等化器之半导体装置
摘要 一种硬碟读取通道,包括一决策回授等化器(DFE),透过消除读取信号取样资料之符号间干扰,以解调或解码读取头读取信号或快速通讯装置所接收信号。DFE有一前授等化器(FFE)可滤波取样资料及产生滤波资料。一加法器连接至FFE并在滤波资料加上一回授信号,产生一等化信号。一决策单位连接至加法器,比较等化信号与参考信号并产生一决策信号。一移位暂存器接至决策单位以接收决策信号。一回授滤波器连接至移位暂存器及加法器,以接收移位暂存器之决策信号并产生回授信号。时脉信号之相位与频率及输入信号之相位与频率系利用等化信号与决策信号加以匹配。一复制信号产生器连接至移位暂存器,在相位与频率匹配时,供应复制信号至移位暂存器,以取代决策信号。
申请公布号 TW516023 申请公布日期 2003.01.01
申请号 TW089122570 申请日期 2000.10.26
申请人 富士通股份有限公司 发明人 森内恒彦
分类号 G11B20/14 主分类号 G11B20/14
代理机构 代理人 恽轶群 台北巿南京东路三段二四八号七楼;陈文郎 台北巿南京东路三段二四八号七楼
主权项 1.一种半导体装置,其包含:一决策回授等化器,透过消除取样资料之符号间干扰产生一解调信号,该取样资料系根据时脉信号自取样输入信号中产生,该决策回授等化器包括:一前授滤波器,用以滤波取样资料产生滤波资料;一加法器连接于前授滤波器,用以将滤波资料与回授信号相加产生一等化信号;一决策单位连接至加法器,比较等化信号与预定参考信号,产生一决策信号;一移位暂存器连接至决策单位,以储存决策信号;及一回授滤波器连接至移位暂存器及加法器,以接收储存于移位暂存器之决策信号,并产生回授信号,其中半导体装置利用等化信号与决策信号,匹配时脉信号之相位与频率及输入信号之相位与频率;及半导体装置包括一复制信号产生器连接至移位暂存器,在匹配相位与频率时,对应一预定决策结果,提供一复制信号给移位暂存器,以取代决策信号。2.如申请专利范围第1项之半导体装置,其中该预定决策结果包括一前导式样。3.如申请专利范围第1项之半导体装置,另外包含一触发信号产生器,连接于该前授滤波器与该复制信号产生器之间,以测定滤波资料是否符合预定条件,及当滤波资料符合该预定条件时产生一触发信号,其中该复制信号产生器响应触发信号产生复制信号。4.如申请专利范围第3项之半导体装置,其中该预定条件包括一前导式样符号条件及该预定决策结果包括该前导式样。5.如申请专利范围第4项之半导体装置,其中该前导式样之符号条件系该前导式样三个符号条件之一。6.如申请专利范围第1项之半导体装置,另包含:一A/D变换器,连接至该前授滤波器,用以取样根据时脉信号之该已放大输入讯号及产生取样资料;及一时序回复电路,连接至该A/D变换器,加法器及移位暂存器,利用等化信号与决策信号产生时脉信号,并供应时脉信号至该A/D变换器,其中在匹配相位与频率时,时序回复电路利用等化信号与复制信号产生时脉信号。7.如申请专利范围第6项之半导体装置,其中在匹配相位与频率时,该时序回复电路计算复制信号与该等化信号之间的时序误差,并根据时序误差改变时脉信号频率。8.如申请专利范围第6项之半导体装置,另包含:一放大器,根据预定增益放大输入信号,并供应放大之输入信号至该A/D变换器;及一增益控制电路,连接至该放大器,该加法器及移位暂存器,利用等化信号与决策信号产生控制放大器预定增益之控制信号,其中在匹配相位与频率时,增益控制电路利用等化信号与复制信号产生控制信号。9.如申请专利范围第8项之半导体装置,其中在匹配相位与频率时,该增益控制电路比较等化信号与预定参考信号计算幅度误差,并根据幅度误差产生控制信号。10.一种信号处理系统,包含:一放大器,根据预定增益放大输入信号,并产生放大之输入信号;一A/D变换器,连接至该故大器,用以取样根据时脉信号之该已放大输入讯号及产生取样资料;一决策回授等化器,连接至A/D变换器,透过消除取样资料符号间干扰,产生一解调信号,该决策回授等化器包括:一前授滤波器,用以滤波该取样资料产生滤波资料;一加法器连接于该前授滤波器,用以将滤波资料与回授信号相加产生一等化信号;一决策单位连接至该加法器,比较等化信号与预定参考信号,产生一决策信号;一移位暂存器连接至该决策单位,以储存决策信号;及一回授滤波器连接至该移位暂存器及加法器,以接收储存于移位暂存器之决策信号,并产生回授信号;一复制信号产生器连接至该移位暂存器,在匹配相位与频率时,对应一预定决策结果,提供一复制信号给移位暂存器,以取代决策信号;一时序回复电路,连接至该A/D变换器,该加法器及移位暂存器,利用该等化信号与决策信号产生时脉信号,并供应时脉信号至A/D变换器,其中时序回复电路利用等化信号与复制信号,匹配时脉信号之相位与频率及输入信号之相位与频率,及其中在匹配相位与频率时,时序回复电路利用等化信号与复制信号产生时脉信号;及一增益控制电路,连接至该放大器,加法器及移位暂存器,利用等化信号与决策信号产生控制放大器预定增益之控制信号,其中在匹配相位与频率时,增益控制电路利用等化信号与复制信号产生控制信号。图式简单说明:第1图系传统决策回授等化器之工作的波形;第2图系传统决策回授等化器工作的另一波形;第3图系本发明一实施例硬碟单元方块图;第4图系第2图硬碟单元信号处理器电路方块图;第5图系第4图信号处理器触发信号产生器方块图;第6图系第4图信号处理器复制信号产生器方块图;第7图系第4图信号处理器移位暂存器方块图;第8图系第4图信号处理器时序回复电路方块图;第9图系第4图信号处理器增益控制电路方块图;第10图系说明资料读取时之时序图;第11图系说明第4图信号处理器工作之时序图;第12图系说明第4图信号处理器一前文栏位与位元组期间之工作时序图;第13图系根据本发明之等化信号与复制信号;及第14图系第4图信号处理器工作说明之波形。
地址 日本