发明名称 编码解码装置
摘要 一种高效编码及解码装置,是以2的正整数次方个状态数来达到提高传输容量、降低传送数据长度与错误率以及减少代表数据的接脚数之目的,该编码解码系统包括了编码器以及解码器两个部分,其编码器部分含有一振荡电路、一相位除法器、一个地址阵列输入器、一行列扫描器、一同步电路、一并行至串行输出器,而该解码器则是由一振荡电路、一分频器、一地址阵列输入器、一行列扫描器、一检测数据串的同步信号、一计数器解码电路、一比较电路、一2<SUP>n</SUP>态数据产生器所构成,其解码器对自编码器传来的数据加以判别并输出并行信号。
申请公布号 CN1096750C 申请公布日期 2002.12.18
申请号 CN95104264.5 申请日期 1995.04.25
申请人 盛群半导体股份有限公司 发明人 陈永霖;谢秋涼
分类号 H03M7/00 主分类号 H03M7/00
代理机构 中原信达知识产权代理有限责任公司 代理人 余朦
主权项 1.一种编码解码装置,包括有一编码器及一解码器,其中,编码器包括有:—振荡电路,用以产生编码器所需的基本频率;—相位除法器,将该振荡电路的输出端所送出的基本频率脉冲信号作相位分频处理,而由其输出端将分频后的信号(QM、QN)送出;—地址阵列输入器,由要检测的2n个状态并行输入接脚的电路所组成;—行列扫描器,由相位除法器所送出的信号(QM)而产生要扫描地址阵列输入器的行与列信号;—同步电路,当并行至串行输出器在送一串输入数据之后,该同步电路会在该数据串的最后一个比特,再加入一个相位除法器的信号(QM),再加上空白1或2比特时间,作为同步用;—并行至串行输出器,是以相位除法器的信号(QM、QN)将地址阵列输入器的并行输入接脚,以2n种状态编码,再加上同步电路的同步信号,将此并行数据转成串行数据输出;而该解码器包括有:—振荡电路,用以产生解码器所需的频率;—分频器,将基本频率分成行与列扫描器所需的频率;—地址阵列输入器,用以检测2n状态并行输入接脚的并行信号;—行列扫描器,用以扫描地址阵列输入器的行与列信号;—检测数据串同步信号,由数据输入端接收编码器传输过来的数据并检测该数据初始比特,将整串数据作同步处理;—计数器解码电路,内部具有一计数器,由检测数据串同步信号所送来的脉冲的上升沿,将计数器复位,计数器的最后一正输出,即为比特的输出;—比较电路;—2n态数据发生器,其将地址阵列输入器所输入的2n 种状态数据,用N个比特来表示,再与计数器解码电路所解码出来的数据在比较电路中作比较,比较无误即由其信号输出端将解码后的信号输出。
地址 中国台湾