发明名称 Semiconductor memory circuit having shift redundancy circuits
摘要
申请公布号 EP0905625(B1) 申请公布日期 2002.12.11
申请号 EP19980118360 申请日期 1998.09.29
申请人 NEC CORPORATION 发明人 UENO, YOSHINORI
分类号 G11C11/413;G11C29/00;G11C29/04;(IPC1-7):G06F11/20 主分类号 G11C11/413
代理机构 代理人
主权项
地址