发明名称 |
宽带跳频综合器装置 |
摘要 |
本实用新型公开了一种宽带跳频综合器装置,它涉及通信领域中的微波跳频抗干扰跳频综合器。它由微处理器、跳频控制器、宽带跳频综合器、跳频时钟、主振时钟及电源等部件组成。它采用FPGA可编程器和集成频率综合器电路结合,实现跳频综合器在跳频控制器的作用下快速跳频,输出高速跳变的射频频率。并且本实用新型采用密钥、频率表号控制产生随机跳频图案,具有优良的随机性和保密性。本实用新型还具有跳频性能稳定可靠,集成化程度高,成本低,调试制作简易,便于批量生产等特点。适用于微波跳频抗干扰通信中作跳频综合器。 |
申请公布号 |
CN2524435Y |
申请公布日期 |
2002.12.04 |
申请号 |
CN02203421.8 |
申请日期 |
2002.02.06 |
申请人 |
信息产业部电子第五十四研究所 |
发明人 |
衷洁 |
分类号 |
H04K3/00 |
主分类号 |
H04K3/00 |
代理机构 |
石家庄冀科专利事务所有限公司 |
代理人 |
高锡明 |
主权项 |
1.一种由微处理器(1)、跳频时钟(2)、跳频控制器(3)、主振时钟(5)、电源(6)组成的宽带跳频综合器装置,其特征在于还有宽带跳频综合器(4)组成,其中微处理器(1)出端口1通过数据总线与跳频控制器(3)入端口1连接,跳频控制器(3)出端口2通过数据总线与宽带跳频综合器(4)入端口1连接、入端口3与跳频时钟(2)出端连接、入端口4与外接频率表号出端口B连接、入端口5与外接密钥出端口C连接;宽带跳频综合器(4)出端口2通过数据总线与输出端口A连接、主振时钟(5)出端与宽带跳频综合器(4)入端口3连接,电源(6)出端+V1、+V2电压端与各部件相应电源端并接。 |
地址 |
050081河北省石家庄市中山西路589号电子第54所微散专业部 |