发明名称 PLL circuit which can reduce phase offset without increase in operation voltage
摘要
申请公布号 EP1094609(A3) 申请公布日期 2002.11.20
申请号 EP20000122468 申请日期 2000.10.13
申请人 NEC CORPORATION 发明人 TANIMOTO, SUSUMU
分类号 H03L7/093;H03L7/08;H03L7/085;H03L7/089;H03L7/18;(IPC1-7):H03L7/093 主分类号 H03L7/093
代理机构 代理人
主权项
地址