发明名称 驱动介面卡
摘要 本创作揭示一种驱动介面卡,适用于功能测试(Function Test, FCT)系统中,设置于输出表示测试项目、测试结果的编码值的第一及第二资料信号的功能测试装置与耦接于压床机台之可程式逻辑控制器(Programmable Logiccontroller, PLC)之间,包括:一第一解码器及一第二解码器,分别耦合至功能测试装置且分别对第一及第二资料信号进行解码并分别输出第一及第二解码信号;一信号比对装置,用以结合并比对第一及第二解码信号,当测试结果为通过时,输出第一控制信号;当测试结果未通过时,输出第二控制信号及;一第一继电器及一第二继电器,用以分别接收第一及第二控制信号而启动可程式逻辑控制器来操控压床机台;一栓锁装置,耦合至信号比对装置,用以接收信号比对装置输出的另一第三控制信号,并输出一栓锁致能信号至第一及第二解码器,使得第一及第二解码器栓锁住第一及第二解码信号;以及一第一显示装置及一第二显示装置,分别显示第一及第二解码信号之编码值以利操作员判别测试之结果。
申请公布号 TW509327 申请公布日期 2002.11.01
申请号 TW090206373 申请日期 2001.04.23
申请人 华硕电脑股份有限公司 发明人 王家裕;陈信宏
分类号 G01R3/00 主分类号 G01R3/00
代理机构 代理人
主权项 1.一种驱动介面卡,设置于输出表示测试项目、测试结果的编码値的第一及第二资料信号的功能测试装置与可程式逻辑控制器之间,上述介面卡包括:一第一解码器及一第二解码器,分别耦合至上述功能测试装置,用以接收上述第一及第二资料信号并进行解码,而分别输出第一及第二解码信号;一信号比对装置,耦合至上述第一及第二解码器,用以接收而结合上述第一及第二解码信号并进行比对,当上述第一及第二解码信号表示测试通过时,输出第一控制信号;当上述第一及第二解码信号表示测试未通过时,输出第二控制信号;一第一继电器,耦合至上述信号比对装置及可程式逻辑控制器,用以接收上述第一控制信号时,驱动上述可程式逻辑控制器以执行第一动作;以及一第二继电器,耦合至上述信号比对装置及可程式逻辑控制器,用以接收上述第二控制信号时,驱动上述可程式逻辑控制器以执行第二动作。2.如申请专利范围第1项所述之介面卡,其中上述比对装置更输出第三控制信号,且上述介面卡更包括:一栓锁装置,耦合至上述信号比对装置、第一及第二解码器,用以接收上述第三控制信号时,输出栓锁致能信号至上述第一及第二解码器,使得上述第一及第二解码器栓锁住上述第一及第二解码信号;以及一第一显示装置及一第二显示装置,分别耦合至上述第一及第二解码器,用以分别显示上述第一及第二解码信号的编码値。3.如申请专利范围第2项所述之介面卡,更包括一变压器,用以连接外部电源并转变为5伏特,提供上述介面卡中电路所需之电源。4.如申请专利范围第3项所述之介面卡,其中一待测主机板放置于上述功能测试装置上。5.如申请专利范围第4项所述之介面卡,其中上述可程式逻辑控制器更耦合至一压床机台。6.如申请专利范围第5项所述之介面卡,其中上述第一动作系操控上述压床机台以执行上述主机板盖章并送出之动作。7.如申请专利范围第5项所述之介面卡,其中上述第二动作系操控上述压床机台以执行直接送出上述主机板之动作。8.如申请专利范围第7项所述之介面卡,其中上述继电器为5伏特之直流继电器。9.如申请专利范围第7项所述之介面卡,其中上述显示装置为七段显示器。图式简单说明:第1图系绘示出习知主机板之测试作业流程图。第2图系绘示出根据本创作实施例之驱动介面卡电路方块图。第3图系绘示出本创作实施例之驱动介面卡之动作流程图。
地址 台北市北投区立德路一五○号四楼