发明名称 AAL2公共部分子层接收端装置
摘要 本发明是通过FPGA(现场可编程门阵列)设计或是ASIC(专用集成电路)设计,采用硬件逻辑电路来实现ITU-T的I.363.2协议中规定的AAL2公共部分子层(CPS)的接收端(也即信宿端)功能,即:接收来自ATM分接/复接单元的ATM信元,将信元拆包还原成AAL2 CPS业务数据单元(CPS-SDU),并提交给高层;为了支持出错管理,还可将拆包过程中的出错信息提交给层管理。本发明涉及的AAL2接收端装置主要由信元读入模块、CPS-SDU重组模块、CPS-SDU输出缓冲及控制模块和出错处理模块组成,本装置针对多个AAL2连接,采用了不同的缓冲区空间分别缓存所需处理的数据,处理过程中的中间状态保留在内部状态表中,各硬件模块之间按照内部产生的特定处理逻辑协同工作。
申请公布号 CN1373615A 申请公布日期 2002.10.09
申请号 CN01136728.8 申请日期 2001.10.22
申请人 信息产业部电信传输研究所;国家数字交换系统工程技术研究中心 发明人 黄河;马晨欣;何红永
分类号 H04Q7/20;H04L12/28;H04L12/56;H04Q11/00;H04Q3/00 主分类号 H04Q7/20
代理机构 代理人
主权项 1.AAL2公共部分子层接收端装置,其特征在于:(1)该装置主要由信元读入模块、CPS-SDU(SDU即业务数据单元) 重组模块、CPS-SDU输出缓冲及控制模块和出错处理模块组成;(2)该装置与外部的接口包括:与ATM层之间采用UTOPIA LEVEL1 (Universal Test and Operations PHY Interface for ATM LEVEL1)规范接 口,与高层(即AAL2业务应用层)之间采用共享存储器接口, 与层管理之间则提供地址、数据和控制信号,可通过外部处理器 访问本装置。
地址 100045北京市月坛南街11号