发明名称 具有可选择粒度之频率偏移侦测电路
摘要 一种频率偏移侦测电路,用以侦测一第一信号与一第二信号间之频率偏移,包含互相串联连接之至少二延迟电路,及至少二比较逻辑电路。串联之第一延迟电路接收第一与第二信号之一,并产生一延迟复制信号。其他各延迟电路接收串联之先前延迟电路所产生之延迟复制信号,并产生又一延迟复制信号。因此各延迟电路所产生之信号较原始信号延迟了一不同量。各比较逻辑电路接收一延迟复制信号,并接收第一与第二信号之另一者,即延迟电路未收到者。回应时,当比较逻辑电路侦测到该第一与第二信号之另一者与延迟复制信号间有一相位差时,即产生一频率偏移侦测信号。藉由选择或分接比较逻辑电路之一输出,一使用者即可选择侦测粒度。
申请公布号 TW504903 申请公布日期 2002.10.01
申请号 TW088105436 申请日期 1999.04.06
申请人 万国商业机器公司 发明人 强纳森威廉比尔恩;查得B.马克布莱德;布莱恩安德鲁舒尔克
分类号 H03L7/06 主分类号 H03L7/06
代理机构 代理人 陈长文 台北巿敦化北路二○一号七楼
主权项 1.一种用以侦测一第一信号与一第二信号间频率偏移之电路,包含:互相串联连接之复数延迟电路,该复数延迟电路接收该第一信号及第二信号之一,各延迟电路产生一延迟信号;以及复数比较逻辑电路,各比较逻辑电路具有:一输入以接收该第一信号及第二信号之另一者,其未被该延迟电路接收,及一输入以接收该等延迟信号之一,并具有一频率偏移侦测信号以回应该比较逻辑电路在该一延迟信号与该第一信号及第二信号之另一者间之相位差。2.如申请专利范围第1项之电路,其中各比较逻辑电路包含一储存元件具有一边缘触发时脉输入及一资料输入。3.如申请专利范围第1项之电路,其中该储存元件系一正反器。4.如申请专利范围第3项之电路,其中:各正反器系一D型正反器,具有一D输入及一时脉输入;该D输入连接至该第一信号与第二信号之一;以及该时脉输入连接至该等延迟信号之一。5.如申请专利范围第3项之电路,其中:各正反器系一D型正反器,具有一D输入及一时脉输入;该D输入连接至该等延迟信号之一;以及该时脉输入连接至该第一信号与第二信号之一。6.如申请专利范围第1项之电路,其中:该复数延迟电路包含复数第一延迟电路,及复数第二延迟电路,该第一延迟电路具有一输入以接收该第一信号,及具有一输出以提供一延迟第一信号以回应该第一信号,而各其他该第一延迟电路具有一输入连接至另一该第一延迟电路之输出用以接收另一延迟第一信号,一该第二延迟电路具有一输入以接收该第二信号,及具有一输出以提供一延迟第二信号以回应该第二信号,而各其他该第二延迟电路具有一输入连接至另一该第二延迟电路之输出用以接收另一延迟第二信号;以及该复数比较逻辑电路包含复数第一比较逻辑电路,及复数第二比较逻辑电路,各第一比较逻辑电路具有:一输入接收该第二信号,及一输入接收该等延迟第一信号之一,并具有一输出以提供一第一频率偏移侦测信号以回应该第一比较逻辑电路在该延迟第一电路与该第二信号间之正相位差,各第二比较逻辑电路具有:一输入接收该第一信号,及一输入接收该等延迟第二信号之一,并具有一输出以提供一第二频率偏移侦测信号,以回应该第二比较逻辑电路在该延迟第二电路与该第一信号间之负相位差。7.如申请专利范围第6项之电路,其中:各第一比较逻辑电路包含一第一D型正反器具有一D输入及一时脉输入;各第二比较逻辑电路包含一第二D型正反器具有一D输入及一时脉输入;该第一D型正反器之D输入连接至该等延迟第一电路之一,而该第一D型正反器之时脉输入连接至该等第二信号;该第二D型正反器之D输入连接至该第一信号,而该第一D型正反器之时脉输入连接至该等第二信号之一。8.如申请专利范围第7项之电路,更包含复数或(OR)元件,各OR元件具有一第一输入接收一第一频率偏移侦测信号,及一第二输入接收一对应之第二频率偏移侦测信号。9.一种用以侦测一第一信号与一第二信号间频率偏移之方法,包含以下步骤:产生复数延迟信号以回应该第一信号及第二信号之一,各延迟信号相对于该第一信号及第二信号之一而延迟一不同量;以及将该第一信号与第二信号另一者,其未被该延迟电路接收,与该等延迟信号之一比较,以侦测该等延迟信号之一与该第一信号及第二信号之另一者间之相位差;以及提供一频率偏移侦测信号以回应该相位差之侦测。10.如申请专利范围第9项之方法,其中该比较步骤包含以下步骤:提供该等延迟信号之一与该第一信号及第二信号之另一者至一储存元件,其具有一边缘触发时脉输入及一资料输入。11.如申请专利范围第10项之方法,其中该提供该等延迟信号之一与该第一信号及第二信号之另一者至一储存元件之步骤,包含提供该等延迟信号之一与该第一信号及第二信号之另一者至一正反器之步骤。12.如申请专利范围第11项之方法,其中该提供该等延迟信号之一与该第一信号及第二信号之另一者至一正反器之步骤,包含以下步骤:提供该第一信号及第二信号之一至一D型正反器之D输入;以及提供该等延迟信号之一至该D型正反器之时脉输入。13.如申请专利范围第11项之方法,其中该提供该等延迟信号之一与该第一信号及第二信号之另一者至一正反器之步骤,包含以下步骤:提供该第一信号及第二信号之一至一D型正反器之时脉输入;以及提供该等延迟信号之一至该D型正反器之D输入。14.如申请专利范围第10项之方法,其中该产生复数延迟电路之步骤包含以下步骤:提供该第一信号至复数第一延迟电路,提供该第二信号至复数第二延迟电路,各第一信号电路产生相对于该第一信号延迟之延迟第一信号,各第二信号电路产生相对于该第二信号延迟之延迟第二信号,各延迟第一信号之延迟量与该第一信号及所有其他第一延迟第一信号之延迟量不同,并且与一对应第二延迟信号之延迟量相同,该量系指与该第二信号之延迟;以及该将该第一信号及第二信号之另一者,其未被该延迟电路接收,与该等延迟信号之一比较之步骤,包含以下步骤:比较该第二信号与该等延迟第一信号之一以产生一正相位差,以及比较该第一信号与该等延迟第二信号之一以产生一负相位差。15.如申请专利范围第14项之方法,其中:比较该第二信号与该等延迟第一信号之一以产生一正相位差之步骤,包含以下步骤:提供该等延迟第一信号之一至一第一D型正反器之D输入,及提供该第二信号至该第一D型正反器之时脉输入,该第一D型正反器产生一第一频率偏移侦测信号;以及提供该第一信号至一第二D型正反器之D输入,及提供该等延迟第二信号之一至该第二D型正反器之时脉输入,该第二D型正反器产生一第二频率偏移侦测信号。16.如申请专利范围第15项之方法,更包含提供该第一及第二第一频率偏移侦测信号至一OR元件之诸输入。17.一种用以判定一第一信号之频率与一第二信号之频率间一相对频率改变方向之方法,包含以下步骤:藉由提供该第一信号至一第一延迟电路而产生一延迟第一信号;藉由提供该第二信号至一第二延迟电路而产生一延迟第二信号,该延迟第一信号与该第一信号有一延迟,而该延迟第二信号与该第二信号有一延迟,二者之延迟量相同;比较该第二信号与该延迟第一信号以侦测一正相位差;以及比较该第一信号与该延迟第二信号以侦测一负相位差。图式简单说明:图1的方块电路图说明本发明的电路,其可侦测两个信号之间的频率偏移;图2的时序图说明一参考信号相对于一回馈信号的频率偏移;图3的时序图说明一回鐀信号相对于一参考信号的频率偏移;图4的方块电路图说明本发明的频率偏移侦测电路,其可侦测两个信号之间的正与负频率偏移;图5的时序图说明一参考信号相对于一回鐀信号的频率增加;以及图6的时序图说明一参考信号相对于一回鐀信号的频率减少。
地址 美国