发明名称 TRANSMISSION CIRCUIT
摘要 <p>본 발명은 FM 변조를 행하는 경우에는 PLL 회로의 위상비교기(73)에 입력하는 기준 신호의 주파수를 낮게 하여 PLL 회로(71)의 루프감도를 내려 변조 주파수가 낮은 범위까지 평탄한 변조도를 얻을 수 있도록 하는 것이다. 이를 위하여 QPSK 변조기(1)와, FM 변조기로서 사용되는 전압 제어발진기(11)와, 전압 제어발진기(1l)의 발진 주파수를 제어하는 PLL 회로(2l)을 구비하고, PLL 회로(2l)에 입력하는 기준 신호의 주파수는 QPSK 변조기(1)로 QPSK 변조하는 경우에는 제 1 기준 주파수로 하고, 전압 제어발진기(11)로 FM 변조하는 경우에는 제 1 기준 주파수보다 낮은 제 2 기준 주파수로 하였다.</p>
申请公布号 KR100350090(B1) 申请公布日期 2002.08.22
申请号 KR19990023455 申请日期 1999.06.22
申请人 알프스 덴키 가부시키가이샤 发明人 기쿠치지로
分类号 H04B1/40;H03C3/09;H03L7/18;H04B1/04;H04L27/20 主分类号 H04B1/40
代理机构 代理人
主权项
地址