发明名称 Phase lock loop module for a combined use of difference frequency
摘要 <p>본 발명은 특정 주파수 대역의 일정한 주파수 신호를 발생시키는 발진부와, 사용자의 선택 또는 시스템 제어신호에 의해 입력되는 전압에 대응하는 각기 다른 이종의 기준 주파수를 발생시키도록 하는 듀얼 전압 제어 발진기, 및 듀얼 전압 제어 발진기에서 발생되는 기준주파수와 발진부에서 발생되는 주파수 신호를 입력받아 듀얼 전압 제어 발진기에 인가하는 전압의 크기를 변화시키는 PLL을 구비하는 이종 주파수 겸용 위상 동기 루프 모듈에 관한 것으로 특히, 듀얼 전압 제어 발진기가, 시스템 제어신호에 의해 DCS용 발진 주파수신호를 생성시키켜 출력하거나 생성되어진 DCS용 발진 주파수신호를 체배하여 출력하는 기준 주파수 발진부와, 기준 주파수 발진부의 출력을 1차증폭하여 출력하는 증폭부와, 증폭부의 출력신호를 입력받아 재 증폭하여 PCS용 기준주파수를 생성하는 PCS용 증폭부와, 증폭부의 출력신호를 입력받아 재 증폭하여 DCS용 기준주파수를 생성하는 DCS용 증폭부, 및 증폭부의 출력신호를 입력받아 PLL측으로 전달하는 패드부를 포함하는 것을 특징으로 하는 이종 주파수 겸용 위상 동기 루프 모듈을 제공하여 DCS기준주파수를 체배하는 단순한 방식에 의하여 PLL모듈을 패키지화하는 작업 또는 반도체 칩화하는 작업에서 기본적으로 공간을 가장 많이 차지하는 소자인 트랜지스터의 개수를 최소화하여 소형화하는 효과가 있다.</p>
申请公布号 KR100349510(B1) 申请公布日期 2002.08.21
申请号 KR19990062511 申请日期 1999.12.27
申请人 삼성전기주식회사 发明人 김성근
分类号 H03L7/06 主分类号 H03L7/06
代理机构 代理人
主权项
地址