发明名称 带有区域和通用信号线路的可编程逻辑装置
摘要 可编程逻辑装置具有一组分组排列的逻辑单元,局部和多区域总线,交叉点开关矩阵电路(37),它仅从总线(39<SUB>1</SUB>-39<SUB>J</SUB>)和(40<SUB>1</SUB>-40<SUB>L</SUB>)向逻辑单元(31<SUB>1</SUB>-31<SUB>J</SUB>)的输入端发送信号,没有逻辑连接两个或更多的总线信号,即,没形成乘积项。每一个逻辑单元(31<SUB>1</SUB>-31<SUB>J</SUB>)向一个通用总线(19<SUB>I</SUB>)供给一个逻辑反馈信号(41<SUB>1</SUB>-41<SUB>J</SUB>),并且能向一个通用总线反馈另外的逻辑信号通过它的通用开关矩阵电路,这个矩阵电路把一组附属的区域反馈信号和通用总线连接起来。
申请公布号 CN1086815C 申请公布日期 2002.06.26
申请号 CN95190388.8 申请日期 1995.05.02
申请人 爱特梅尔股份有限公司 发明人 詹姆斯·C·K·霍恩;温迪·E·米勒;乔·YU;尼尔·伯杰;基恩·H·古杰尔;杰弗里·S·贡韦尔
分类号 G06F7/38;H03K19/173 主分类号 G06F7/38
代理机构 北京三幸商标专利事务所 代理人 刘激扬
主权项 1.可编程逻辑装置(PLD)包括:多个逻辑单元,它们用于通过逻辑单元输入端接收输入信号,该逻辑单元分组排列,从而定义了这些单元的独立逻辑区域;一组总线,它们用于传输信号;交叉点开关矩阵电路,用于将总线与该逻辑单元输入端进行编程连接,每条总线可经由该矩阵电路中的一组交叉点开关电路与至少一个逻辑区域中的逻辑单元输入端相连,该总线多数为可与多个逻辑区域中的逻辑单元输入端相连的多区域总线,该总线中的一部分为局部总线,其中每一条只能与一个逻辑区域中的逻辑单元输入端相连,而其中各个逻辑单元向该局总线中的一条提供局部反馈信号;以及一组反馈选择矩阵电路,每个逻辑区域一个,而每个选择矩阵电路具有从其相应逻辑单元的该逻辑区域接收电压多区域反馈信号的输入端,并具有向该多区域总线提供可编程选择的该电压多区域反馈信号子集的输出端。
地址 美国加利福尼亚州