发明名称 CIRCUIT MULTIPLIEUR DE FRONTS
摘要 <P>Le Circuit multiplieur de fronts comprend une chaîne de N cellules à retard, rebouclée enphase. Un procédé détermine un ordre de cellules à retarder de la façon suivante : - une première boucle d'actions (116,..., 128) pour des valeurs j variant de 1 à N, chacune correspondante à un retard total égal à j fois un retard élémentaire (Te ) d'une cellule, à appliquer à la chaîne de N cellules à retard, comprend : - une deuxième boucle d'actions (118,..., 127) pour des valeurs i variant de 1 à N, chacune correspondante à un rang de cellule de ladite chaîne, une action de la deuxième boucle calculant une erreur (a (j, i) ) de retard en sortie de la cellule de rang i par rapport à un retard idéal qui équirépartit le retard total de la chaîne sur chaque cellule, de façon à ce que : - une première valeur de ladite erreur est calculée avant commande d'un retard élémentaire (Te ) supplémentaire de la cellule de rang i; - une deuxième valeur de ladite erreur est calculée si la première valeur est supérieure à un seuil prédéterminé, après commande d'un retard élémentaire supplémentaire de ladite cellule de rang i, ledit rang i complétant alors ledit ordre à déterminer.</P>
申请公布号 FR2817981(A1) 申请公布日期 2002.06.14
申请号 FR20000015856 申请日期 2000.12.07
申请人 BULL SA 发明人 BOUDRY JEAN MARIE
分类号 H03K5/14;H03K5/00;H03K5/15;H03L7/081;H03L7/089;(IPC1-7):G06F1/04 主分类号 H03K5/14
代理机构 代理人
主权项
地址