摘要 |
<p>탄성 버스 인터페이스는 외부 데이터 전송 신호(28)를 수신하여 기록하며, 상기 외부 데이터 전송 신호의 도달 시간에 관계 없이 연속적인 클럭 사이클의 개시시에 항상 시작하는 내부 데이터 전송 신호(44)를 생성한다. 파이프 라인으로 다수의 데이터 출력 레지스터(54, 56)를 채용하고, 상기 내부 데이터 전송 신호만을 이용하여 데이터를 버스(25)에 공급함으로써, 거의 완전한 클럭 사이클이 데이터 전송을 수행하기 위한 셋업 시간에 이용 가능하게 되는 것을 보증한다. 본 발명은 통상의 간단한 회로 및 최소한의 칩 면적과 전력을 필요로 하는 최신의 프로세스 구조만을 이용하는 고속 버스로 동작할 수 있다.</p> |