发明名称 数位至类比之转换器
摘要 本发明提供免于介于用于转换之资料最高有效位元与最低有效位元之间之由于电阻器、电晶体等之特征变化之1 LSB电压宽度之变化之D/A转换器,以因此确定高于传统 D/A转换器之转换准确度。用于转换之12位元资料之8个最高有效位元应用至解码器21,然而相同12位元资料之4个最低有效位元应用至电流加法电路22。该解码器21依据该8个最高有效位元选择FET 0至FET 255之一FET以使得藉由电阻器r0至r255形成之一串列电路划分之一电压应用至该运算放大器40。另一方面,该电流加法电路22之开关30至33分别藉由该4个最低有效位元开关以开启及关闭个别 FET 35至38。结果,流经FET 35至38开启之一FET之电流为综合以流经该电阻器ra,所以一电压产生于跨越该电阻器ra。该运算放大器40综合二电压以及输出该综合电压。FET 24以及FET 35至38之各FET形成电流镜像电路,因此该电阻器等之特征变化影响为删除。
申请公布号 TW486875 申请公布日期 2002.05.11
申请号 TW089125224 申请日期 2000.11.28
申请人 山叶股份有限公司 发明人 野吕 正夫;户田 彰彦
分类号 H03M1/66;H03M1/68 主分类号 H03M1/66
代理机构 代理人 陈长文 台北巿敦化北路二○一号七楼
主权项 1.一种数位至类比之转换器,包括: 串联之复数电阻器; 选择装置,依据介于用于转换之资料M(M:大于1之整 数)个最高有效位示选择介于该复数电阻器之间之 个别接合点上之电压; 电流输出装置,产生具有与流经该复数电阻器之电 流之値成比例之値以及相当于用于转换之该资料N (N:大于1之整数)个最低有效位元之电流; 转换电阻器,将该电流输出装置产生之电流转换为 电压;以及 运算电路,在藉由该选择装置选择之电压以及跨越 该转换电阻器产生之电压上执行运算。2.如申请 专利范围第1项之数位至类比之转换器,其中该电 流输出装置藉由N个电流镜像电路形成,各电路输 出具有与指定至用于转换之该资料之该N个最低有 效位元相对应之一位元之比重成比例之値之电流, 该N个电流镜像电路之各电路藉由该N个最低有效 位元相对应之一位元开启及关闭。3.如申请专利 范围第1项之数位至类比之转换器,其中该电流输 出装置包括: 控制电晶体,串联至该串联复数电阻器以供控制流 经该复数电阻器之该电流;以及 第1至第N电晶体,各自藉由等于该控制电晶体之控 制端上电压之电压控制以及各自与该控制电晶体 结合以形成用于输出具有与指定至用于转换之该 资料N个最低有效位元相对应之一位元之比重成比 例之値之电流之电流镜像电路; 该第1至第N电晶体之各电晶体藉由该N个最低有效 位元相对应之一位元开启及关闭。4.如申请专利 范围第1项至第3项中之任一项之数位至类比之转 换器,其中该选择装置包括将用于转换之该资料之 该M个最高有效位元解码之解码器以及复数开关装 置,各开关装置依据该解码器输出选择介于该复数 电阻器之间之该个别接合点上之相对应电压値。5 .如申请专利范围第1项之数位至类比之转换器,其 中该运算电路具有该选择装置之输出为应用之第 一输入、该电流输出装置之输出为应用之第二输 入以及该转换电阻器插入至内部之回馈回路。图 式简单说明: 图1为显示如本发明之一具体实施例之数位至类比 之转换器整体配置方块图; 图2为显示如该具体实施例之数位至类比之转换器 输出特征之图,有利于解释相同数位至类比之转换 器之操作;以及 图3为显示传统数位至类比之转换器整体配置方块 图。
地址 日本