发明名称 敷铜层叠板和印刷布线板用电路基板及其制造方法
摘要 在绝缘性基体材料的单面或两面上粘贴其一个面进行了粗糙化处理的铜箔的敷铜层叠板中,在进行了粗糙化处理的铜箔面上形成其熔点比锌的熔点低的金属层。此外,在铜箔的绝缘性基体材料的一个面上具有导体电路、对于从该绝缘性基体材料的另一个面到达导体电路的贯通孔形成了通路孔的印刷布线板用电路基板中,由于在绝缘性基体材料的一个面与导体电路之间,形成了其熔点比锌的熔点低的低熔点金属层,故可制造在连接电阻的稳定性方面良好的印刷布线板用电路基板。
申请公布号 CN1346309A 申请公布日期 2002.04.24
申请号 CN00805923.3 申请日期 2000.12.04
申请人 揖斐电株式会社 发明人 苅谷隆
分类号 B32B15/08;H05K3/38 主分类号 B32B15/08
代理机构 中国专利代理(香港)有限公司 代理人 刘宗杰;梁永
主权项 1.一种敷铜层叠板,其中,在绝缘性基体材料的单面或两面上粘贴其一个面进行了粗糙化处理的铜箔,其特征在于:在上述铜箔的粗糙化的面上形成了其熔点比锌的熔点低的金属层。
地址 日本岐阜县