摘要 |
<p>본 발명은 인버터 파워소자의 제어회로에 관한 것으로, 인버터의 파워소자가 오프(off)될 때의 지연시간을 줄이면서 파워소자 간의 스파이크 전압을 줄이는 데에 그 목적이 있다. 종래의 인버터 파워소자의 제어회로는 파워소자가 오프될 때 발생하는 지연시간으로 말미암아 인버터가 쇼트되는 문제점이 있었으나, 본 발명의 제어회로는 외부로부터 소정의 제어신호를 제어단자에 인가받아 전류를 도통시키는 파워소자와, 파워소자의 제어단자에 연결된 제 1 저항과, 제 1 저항에 병렬로 연결된 제 2 저항과, 제 1 저항에 직렬로 연결된 제 1 스위치소자와, 제 2 저항에 직렬로 연결된 콘덴서와, 파워소자의 제어단자와 콘덴서의 일단 사이에 연결된 제 2 스위치소자와, 콘덴서와 파워소자의 입력단 사이에 연결된 제 3 스위치소자, 그리고 콘덴서에 병렬로 연결되고 파워소자의 입력단자에 연결된 제 4 스위치소자를 포함하여 구성된 것이 특징으로서, 파워소자의 제어단자(base)와 입력단자(emitter) 사이에 기생하는 커패시터의 충전전하를 빠르게 방전시키므로, 종래의 제어회로에 비하여 파워소자의 턴오프(turn off) 시 유발되는 지연시간이 줄어드는 효과가 있다.</p> |