发明名称 计算机硬加密内存装置
摘要 一种硬加密内存装置由微处理机、FPGA可编程逻辑器件、IC卡读写器及状态指示装置构成,微处理机标准输入输出总线和控制线接FPGA的数据控制线;FPGA的主板线接计算机主板的内存接口;FPGA的内存线接内存矩阵,IC卡读写器及状态指示装置的接口直接与微处理机的串并口相连。采用加密内存装置,实现了计算机的高速硬件加密,加密性能安全可靠,不易破解,在现有内存速率下面(133MHz)可达到4Gbit/S。
申请公布号 CN2483768Y 申请公布日期 2002.03.27
申请号 CN01220061.1 申请日期 2001.04.25
申请人 王本中 发明人 王本中;张群;赵霁
分类号 G06F12/14;G06F12/16 主分类号 G06F12/14
代理机构 代理人
主权项 1、一种计算机硬加密内存装置,其特征在于:由微处理机W、FPGA可编程逻辑器件F、IC卡读写器及状态指示装置D构成,微处理机W标准输入输出总线和控制线接FPGA的20根数据控制线;FPGA的32根主板线接计算机主板的内存接口;FPGA可编程逻辑器件32根内存线接内存矩阵,IC卡读写器及状态指示装置D的接口直接与微处理机W的串并口相连,振荡器S接为微处理机W和FPGA的时钟端。
地址 130012吉林省长春市前进大街95号高新大厦403房间