发明名称 过采样处理电路及数-模转换器
摘要 本发明的目的在于,提供一种可以减小电路规模并能减低部件成本的过采样处理电路及数-模转换器。由乘法器1将4种乘数与按规定间隔输入的数据相乘,并由各数据保持部2-2~2-4循环保持这些乘法运算结果。各数据选择器3-1~3-4,按规定顺序读出由一一对应的各数据保持部2-1~2-4保持的4种乘法运算结果,从而输出规定的阶梯函数。通过在各不同时刻产生分别与按顺序输入的4个数据对应的各阶梯函数并由各积分处理部4-1~4-4对各阶梯函数进行2次数字积分处理后进行加法运算,对所输入的各数字数据进行以虚拟的方式提高了采样频率的过采样处理。
申请公布号 CN1340246A 申请公布日期 2002.03.13
申请号 CN00803694.2 申请日期 2000.12.15
申请人 酒井康江 发明人 小柳裕喜生
分类号 H03M3/04 主分类号 H03M3/04
代理机构 中国专利代理(香港)有限公司 代理人 刘宗杰;叶恺东
主权项 1.一种过采样处理电路,其特征在于,备有:多个阶梯函数发生装置,以与按规定间隔输入的多个数字数据的输入时刻分别同步的方式产生与上述多个数字数据分别对应的阶梯函数;多个积分处理装置,对具有由上述多个阶梯函数发生装置分别产生的上述阶梯函数值的数据进行多次数字积分;复位装置,在规定的时刻分别将上述多个积分处理装置的动作复位,及加法装置,将由上述多个积分处理装置得到的多个数据相加。
地址 日本浦和市
您可能感兴趣的专利