发明名称 Frame motive apparatus using memory
摘要 <p>본 발명은 프레임 동기 알고리즘을 ASIC로 구현하여 에러율이 높은 무선환경 또는 WATM에서 ATM셀 추출의 성능을 높이기 위한 프레이밍/디프레이밍 기법에서 프레임을 동기시키기 위한 회로를 설계하는데 적용하고, 여타의 프레임 구조를 가지고 수신되는 데이터 열에서 프레임을 동기시키는 회로를 구현한 메모리를 이용한 프레임 동기 장치에 관한 것이다. 본 발명은 입력되는 데이터를 4바이트로 쉬프트시키는 4바이트 쉬프트 레지스터와, 입력되는 바이트 클럭과 바이트 비트및 리셋신호에 따라 카운트를 수행하는 카운터와, 상기 카운터로부터 출력되는 제1내지 제3카운트신호에 따라 메모리를 콘트롤하는 메모리 콘트롤러와, 상기 메모리 콘트롤러에 의해 콘트롤되어 3개의 부프레임을 저장할 수 있는 메모리와, 상기 카운터의 출력(OP_CNT)과 메모리의 출력을 디먹싱하는 디먹스와, 상기 디먹스로부터 출력되는 3개의 헤더를 저장하는 버퍼와, 상기 4바이트 쉬프트 레지스터의 H1과 버퍼로부터의 H2-H4의 헤더값을 비교하여 16비트 값이 F628(H)이거나 상위 8비트 값이 E8(H)이면 가산기의 값을 1씩 증가시키는 패턴 비교부와, 상기 패턴 비교부의 출력을 합하는 가산기와, 상기 가산기에 의해 합해진 값을 받아 들여 소정수 이상이 될 때 동기를 선언하는 상태 머신으로 이루어진다.</p>
申请公布号 KR100327983(B1) 申请公布日期 2002.03.12
申请号 KR19990005801 申请日期 1999.02.22
申请人 null, null 发明人 황상철;김대식
分类号 H04J3/06;H04L7/08;H04L12/70;H04L12/951;H04L29/02 主分类号 H04J3/06
代理机构 代理人
主权项
地址