主权项 |
1.一种嵌入式快闪记忆体之稳压器,用以接收范围在2.4V与5.6V之间的一输入电压进行处理后,在其之一最终输出端送出一固定电压,包括:一电压检测器,接收该输入电压并进行其范围检测,用以判断落于一标准値之上和该标准値之下两者择一,当落于该标准値之上时,使该输入电压由」一第一输出端输出,当落于该标准値之下时,使该输入电压由一第二输出端输出;一环状震荡器,用以产生一时钟信号;一频带间隙电压及稳定时钟产生器,连该环状震荡器与该电压检测器,用以接收该时钟信号后产生一稳定时钟信号,并送出一频带间隙电压到该电压检测器以作为其电源提供;一开关控制器,连接该电压检测器之第一输出端,当该输入电压输入时,使该开关控制器导通,送出该固定电压到该最终输出端;一充电泵浦电路,连接该电压检测器之第二输出端、频带间隙电压及稳定时钟产生器,用以接收该稳定时钟信号,并当该输入电压落于该标准値之下时,则接收该输入电压,进行充电到足够电压后,由输出端来输出该固定电压,此固定电压之稳压范围为2.4V与5.6V之间,其受温度变化约为50ppm/℃;一NMOS电晶体,闸极连接到该电压检测器之第二输出端,用以接收该输入电压,源极连接到一接地电压;一第一电阻,一端连接到该NMOS电晶体之汲极;一第二电阻,一端连接到该第一电阻之另一端,另一端连接到该最终输出端;一比较器,具有一第一输入端、一第二输入端、一第三轮入端以及一输出端,该第一输入端接收该频带间隙电压,该第二输入端连接到该第一电阻与该第二电阻之间,该第三轮入端连接到该充电泵浦电路之输出端,用以控制该比较器之运作;一PMOS电晶体,闸极连接到该比较器之输出端,汲极接到收充电泵浦电路之输出端,源极连接到该最终输出上端;一第一电容,连接于该PMOS电晶体之汲极与该接地电压之间;以及一第二电容,连接于该最终输出端与该接地电压之间。2.如申请专利范围第1项所述之嵌入式快闪记忆体之稳压器,其中该频带间隙电压为1.25V。3.如申请专利范围第1项所述之嵌入式快闪记忆体之稳压器,其中该第一电阻与第二电阻之阻値比为1:3。图式简单说明:第1图绘示习知使用接近位元线电压的参考记忆胞来与选择记忆胞进行比较结构图形;第2图绘示依照本发明一较佳实施例的一种嵌入式快闪记忆体之VCC5稳压产生器,用以提供字元线解码器之电源;以及第3图绘示将本发明之嵌入式快闪记忆体之稳压器,应用于选择记忆胞之位元线的使用情形。 |