主权项 |
1.一种有效产生工程变更命令之信号网表的方法,其中该工程变更命令之信号网表具有复数个设计结构层,该方法包括下列步骤:a.依序对应修正一第一设计结构层之复数个第一设计结构;b.往上连结至一第二设计结构层;c.当该第二设计结构层为该些设计结构层之最上层时结束步骤;d.依序对应修正该第二设计结构层之复数个第二设计结构;以及e.重覆该步骤b至结束为止。2.如申请专利范围第1项所述之方法,其中该第一设计结构层为该些设计结构层之最下层。3.如申请专利范围第1项所述之方法,其中依序对应修正该些第一设计结构之方法系以复数个连接埠连结。4.如申请专利范围第1项所述之方法,其中依序对应修正该些第二设计结构之方法系以复数个连接埠连结。5.如申请专利范围第1项所述之方法,其中该工程变更命令之信号网表具有复数条路径,且该第二设计结构层包括有复数个叶片设计结构。6.如申请专利范围第5项所述之方法,其中该些路径的数目、叶片设计结构的数目与设计结构层的数目之数学关系式如下:m=pn-1其中,m表该些路径的数目,p表该些叶片设计结构的数目,n表该些设计结构层的数目。7.如申请专利范围第6项所述之方法,其中该方法的连结次数为m(1/p+1/p2+...1/pn-1)。8.一种有效产生工程变更命令之信号网表的方法,其中该工程变更命令之信号网表具有复数个设计结构层,各该些设计结构层均具有复数个设计结构,并以复数个驱动器提供一时脉讯号至各该些设计结构,该方法包括下列步骤:a.将该些驱动器的输出点与该些设计结构断接;b.对该些设计结构层之最上层加入复数个缓冲器;c.以复数个第一连接埠连接一第一设计结构层之复数个第一设计结构;d.依序对应修正该些第一设计结构;e.往上连结至一第二设计结构层;f.当该第二设计结构层为该些设计结构层之最上层时结束步骤;g.以复数个第二连接埠连接该第二设计结构层之复数个第二设计结构;h.依序对应修正该些第二设计结构;以及i.重覆该步骤e至结束为止。9.如申请专利范围第8项所述之方法,其中该第一设计结构层为该些设计结构层之最下层。10.如申请专利范围第8项所述之方法,其中该工程变更命令之信号网表具有复数条路径,且该第二设计结构层包括有复数个叶片设计结构。11.如申请专利范围第10项所述之方法,其中该些路径的数目、叶片设计结构的数目与设计结构层的数目之数学关系式如下:m=pn-1其中,m表该些路径的数目,p表该些叶片设计结构的数目,n表该些设计结构层的数目。12.如申请专利范围第11项所述之方法,其中该方法的连结次数为m(1/p+1/p2 +...1/pn-1)。图式简单说明:第一图绘示乃传统工程变更命令之信号网表的产生示意图;第二图绘示依照本发明一较佳实施例的一种有效产生工程变更命令之信号网表示意图;以及第三图绘示依照本发明第二图中产生工程变更命令之信号网表的演算法流程图。 |