发明名称 差动感测放大器电路以及使用该电路之动态逻辑电路
摘要 一种动态逻辑电路其中双逻辑树通过一开关而连接至一感测放大器,其藉由感测放大器输入及输出节点之电压控制连接逻辑树与感测放大器而减少功率消耗及抑制耦合杂讯。
申请公布号 TW462054 申请公布日期 2001.11.01
申请号 TW089103245 申请日期 2000.02.24
申请人 新力股份有限公司 发明人 平入 孝二
分类号 G11C11/34;G06F7/00 主分类号 G11C11/34
代理机构 代理人 陈长文 台北巿敦化北路二○一号七楼
主权项 1.一种根据一控制信号而在闲置相与工作相之间 交替之差动感测放大器电路,包括: 一第一逻辑输入端, 一第二逻辑输入端, 一第一逻辑输出端, 一第二逻辑输出端, 一感测放大器其具有 一第一反相器,及一第二反相器,其中 连接第一反相器之输出与第二反相器之输入,其连 接点连接到第一逻辑输出端,连接第一反相器之输 入与第二反相器之输出,而其连接点连接到第二逻 辑输出端,而其于收到指示工作相之控制信号时操 作,而根据第一逻辑输入及第二逻辑输入拥有之导 通电阻差而在一不同之第一位准及第二位准定义 第一逻辑输出及第二逻辑输出之逻辑电位, 一起始装置于收到指示闲置相之控制信号时,用以 在一参考电位起始第一逻辑输入端及第二逻辑输 入端, 一第一切换装置根据控制端电位而用以电连接或 中断第一逻辑输入端及第一逻辑输出端, 一第二切换装置根据控制端电位而用以电连接或 中断第二逻辑输入端及第二逻辑输出端,及 一连接控制装置,其具有: 一第一设定装置用以设定控制节点电位在一电位, 该节点连接到第一切换装置及第二切换装置之控 制端,而该电位于收到指示闲置相之控制信号时, 至少能连接两端互连接之第一及第二切换装置,及 一第二设定装置用以设定控制节点电位在一电位, 在工作相时间根据第一逻辑输出端或第二逻辑输 出端,至少能中断两端与第一及第二切换装置之连 接。2.如申请专利范围第1项之差动感测放大器电 路,其中: 起始装置包括一第一切换元件其接在第一逻辑输 出端与参考电位之间,且在其控制端藉由接收指示 闲置相之控制信号而导通,一第二切换装置其接在 第二逻辑输出端与参考电位之间,且在其控制端藉 由接收指示闲置相之控制信号而导通。3.如申请 专利范围第1项之差动感测放大器电路,其中: 连接控制装置之第一设定装置包括一第一切换元 件,其接在一第一电源电位与控制节点之间,该电 位能使第一切换装置及第二切换装置进入一连接 状态,且在其控制端藉由接收指示闲置相之控制信 号而导通,及 第二设定装置包括一第二切换元件,其接在一第二 电源电位与控制节点之间,该电位能使第一切换装 置及第二切换装置进入一中断状态,具有一控制端 其连接到第一逻辑输出端,而且当第一逻辑输出电 位在第一位准时即导通,及一第三切换元件,其接 在一第二电源电位与控制节点之间,具有一控制端 连接到第二逻辑输出端,而且当第二逻辑输出电位 在第一位准时即导通。4.如申请专利范围第2项之 差动感测放大器电路,其中: 连接控制装置之第一设定装置包括一第三切换元 件,其接在一第一电源电位与控制节点之间,该电 位能使第一切换装置及第二切焕装置进入一连接 状态,且在其控制端藉由接收指示闲置相之控制信 号而导通,及 第二设定装置包括一第四切换元件,其接在一第二 电源电位与控制节点之间,该电位能使第一切换装 置及第二切换装置进入一中断状态,具有一控制端 其连接到第一逻辑输出端,而且当第一逻辑输出电 位在第一位准时即导通,及一第五切焕元件,其接 在一第二电源电位与控制节点之间,其有一控制端 连接到第二逻辑输出端,而且当第二逻辑输出电位 在第一位准时即导通。5.如申请专利范围第1项之 差动感测放大器电路,其中: 连接控制装置之第一设定装置包括一第一切换元 件,其接在一第一电源电位与控制节点之间,该电 位能使第一切换装置及第二切换装置进入一连接 状态,且在其控制端藉由接收指示闲置相之控制信 号而导通,及 第二设定装置包括一第二切换元件,其接在一中间 节点与控制节点之间,具有一控制端其连接到第一 逻辑输出端,而且当第一逻辑输出电位在第一位准 时即导通,及一第三切换元件,其接在中间节点与 控制节点之间,具有一控制端连接到第二逻辑输出 端,而且当第二逻辑输出电位在第一位准时即导通 ,及一第四切换元件,其接在一第二电源电位与中 间节点之间,该电位能使第一切换装置及第二切换 装置进入一中断状态,当第一切换元件导通时维持 在一非导通状态,及当第一切换元件维持在非导通 状态时即导通。6.如申请专利范围第2项之差动感 测放大器电路,其中: 连接控制装置之第一设定装置包括一第三切换元 件,其接在一第一电源电位与控制节点之间,该电 位能使第一切换装置及第二切换装置进入一连接 状态,且在其控制端藉由接收指示闲置相之控制信 号而导通,及 第二设定装置包括一第四切换元件,其接在中间节 点与控制节点之间,且有一控制端其连接到第一逻 辑输出端,而且当第一逻辑输出电位在第一位准时 即导通,一第五切换元件,其接在中间节点与控制 节点之间,具有一控制端连接到第二逻辑输出端, 而且当第二逻辑输出电位在第一位准时即导通,及 一第六切换元件,其接在一第二电源电位与中间节 点之间,该电位能使第一切换装置及第二切换装置 进入一中断状态,当第三切换元件导通时维持在非 导通状态,及当第三切换元件维持在非导通状态时 即导通。7.如申请专利范围第3项之差动感测放大 器电路,其中第一设定装置之第一切换元件包括一 n通道型充电效应电晶体,其闸极连接到控制信号 之输入端。8.如申请专利范围第3项之差动感测放 大器电路,其中第一设定装置之第一切换元件包括 一p通道型充电效应电晶体,其闸极连接到控制信 号之输入端。9.如申请专利范围第1项之差动感测 放大器电路,其中第一设定装置之第三切换元件包 括一n通道型充电效应电晶体,其闸极连接到控制 信号之输入端。10.如申请专利范围第4项之差动感 测放大器电路,其中第一设定装置之第三切换元件 包括一p通道型充电效应电晶体,其闸极连接到控 制信号之输入端。11.如申请专利范围第5项之差动 感测放大器电路,其中第一设定装置之第一切换元 件包括一n通道型充电效应电晶体,其闸极连接到 控制信号之输入端。12.如申请专利范围第6项之差 动感测放大器电路,其中第一设定装置之第一切换 元件包括一p通道型充电效应电晶体,其闸极连接 到控制信号之输入端。13.如申请专利范围第1项之 差动感测放大器电路,其中连接控制装置输出一完 成信号指示已由控制信号定义逻辑。14.如申请专 利范围第2项之差动感测放大器电路,其中连接控 制装置输出一完成信号指示已由控制信号定义逻 辑。15.如申请专利范围第3项之差动感测放大器电 路,其中连接控制装置输出一完成信号指示已由控 制信号定义逻辑。16.如申请专利范围第7项之差动 感测放大器电路,其中连接控制装置输出一完成信 号指示已由控制信号定义逻辑。17.如申请专利范 围第8项之差动感测放大器电路,其中连接控制装 置输出一完成信号指示已由控制信号定义逻辑。 18.如申请专利范围第11项之差动感测放大器电路, 其中连接控制装置输出一完成信号指示已由控制 信号定义逻辑。19.一种根据一控制信号而在一闲 置相与一工作相之间交替之差动感测放大器电路, 包括: 一第一逻辑输入端 一第二逻辑输入端 一第一逻辑输出端 一第二逻辑输出端 一感测放大器其具有: 一第一反相器,及一第二反相器,其中 连接第一反相器之输出与第二反相器之输入,其连 接点连接到第一逻辑输出端,连接第一反相器之输 入与第二反相器之输出,而其连接点连接到第二逻 辑输出端,而其于收到指示工作相之控制信号时操 作,而根据第一逻辑输入及第二逻辑输入拥有之导 通电阻差而在一不同之第一位准及第二位准定义 第一逻辑输出及第二逻辑输出之逻辑电位, 一起始装置于收到指示闲置相之控制信号时,用以 连接第一反相器之输入与第二反相器之输入, 一第一切换装置根据控制端电位两用以电连接或 中断第一逻辑输入端及第一逻辑输出端, 一第二切换装置根据控制端电位而用以电连接或 中断第二逻辑输入端及第二逻辑输出端,及 一连接控制装置,其具有 一第一设定装置用以设定控制节点电位在一电位, 该节点连接到第一切换装置及第二切换装置之控 制端,而该电位于收到指示闲置相之控制信号时, 至少能连接两端互连接之第一及第二切换装置,及 一第二设定装置用以设定控制节点电位在一电位, 在工作相时间根据第一逻辑输出端或第二逻辑输 出端,至少能中断两端与第一及第二切换装置之连 接。20.如申请专利范围第19项之差动感测放大器 电路,其中起始装置包括一第一切换元件接在第一 反相器之输入与第二反相器之输入之间,且在其控 制端于收到指示闲置相之控制信号而导通。21.如 申请专利范围第19项之差动感测放大器电路,其中: 连接控制装置之第一设定装置包括一第一切换元 件,其接在一第一电源电位与控制节点之间,该电 位能使第一切换装置及第二切换装置进入一连接 状态,且在其控制端藉由接收指示闲置相之控制信 号而导通,及 第二设定装置包括一第二切换元件,其接在一第二 电源电位与控制节点之间,该电位能使第一切换装 置及第二切换装置进入一中断状态,具有一控制端 连接到第一逻辑输出端,而且当第一逻辑输出电位 在第一位准时即导通,及一第三切换元件,其接在 第二电源电位与控制节点之间,具有一控制端连接 到第二逻辑输出端,而且当第二逻辑输出电位在第 一位准时即导通。22.如申请专利范围第20项之差 动感测放大器电路,其中: 连接控制装置之第一设定装置包括一第二切换元 件,其接在一第一电源电位与控制节点之间,该电 位能使第一切换装置及第二切换装置进入一连接 状态,且在其控制端藉由接收指示闲置相之控制信 号而导通,及 第二设定装置包括一第三切换元件,其接在一第二 电源电位与控制节点之间,该电位能使第一切换装 置及第二切换装置进入一中断状态,具有一控制端 连接到第一逻辑输出端,而且当第一逻辑输出电位 在第一位准时即导通,及一第四切换元件,其接在 第二电源电位与控制节点之间,具有一控制端连接 到第二逻辑输出端,而且当第二逻辑输出电位在第 一位准时即导通。23.如申请专利范围第19项之差 动感测放大器电路,其中: 连接控制装置之第一设定装置包括一第一切换元 件,其接在一第一电源电位与控制节点之间,该电 位能使第一切换装置及第二切换装置进入一连接 状态,且在其控制端藉由接收指示闲置相之控制信 号而导通,及 第二设定装置包括一第二切换元件,其接在一中间 节点与控制节点之间,具有一控制端其连接到第一 逻辑输出端,而且当第一逻辑输出电位在第一位准 时即导通,一第三切换元件,其接在中间节点与控 制节点之间,具有一控制端连接到第二逻辑输出端 ,而且当第二逻辑输出电位在第一位准时即导通, 及一第四切换元件,其接在一第二电源电位与中间 节点之间,该电位能使第一切换装置及第二切换装 置进入一中断状态,当第一切换元件导通时维持在 非导通状态,及当第一切换元件维持在非导通状态 时即导通。24.如申请专利范围第20项之差动感测 放大器电路,其中: 连接控制装置之第一设定装置包括一第二切换元 件,其接在一第一电源电位与控制节点之间,该电 位能使第一切换装置及第二切换装置进入一连接 状态,且在其控制端藉由接收指示闲置相之控制信 号而导通,及 第二设定装置包括一第三切换元件,其接在中间节 点与控制节点之间,具有一控制端其连接到第一逻 辑输出端,而且当第一逻辑输出电位在第一位准时 即导通,一第四切换元件,其接在中间节点与控制 节点之间,具有一控制端连接到第二逻辑输出端, 而且当第二逻辑输出电位在第一位准时即导通,及 一第五切换元件,其接在一第二电源电位与中间节 点之间,该电位能使第一切换装置及第二切换装置 进入一中断状态,当第二切换元件导通时维持在非 导通状态,及当第二切换元件维持在非导通状态时 即导通。25.如申请专利范围第21项之差动感测放 大器电路,其中第一设定装置之第一切换元件包括 一n通道型充电效应电晶体,其闸极连接到控制信 号之输入端。26.如申请专利范围第21项之差动感 测放大器电路,其中第一设定装置之第一切换元件 包括一p通道型充电效应电晶体,其闸极连接到控 制信号之输入端。27.如申请专利范围第22项之差 动感测放大器电路,其中第一设定装置之第二切换 元件包括一n通道型充电效应电晶体,其闸极连接 到控制信号之输入端。28.如申请专利范围第22项 之差动感测放大器电路,其中第一设定装置之第二 切换元件包括一p通道型充电效应电晶体,其闸极 连接到控制信号之输入端。29.如申请专利范围第 23项之差动感测放大器电路,其中第一设定装置之 第一切换元件包括一p通道型充电效应电晶体,其 闸极连接到控制信号之输入端。30.如申请专利范 围第24项之差动感测放大器电路,其中第一设定装 置之第二切换元件包括一p通道型充电效应电晶体 ,其闸极连接到控制信号之输入端。31.如申请专利 范围第19项之差动感测放大器电路,其中连接控制 装置输出一完成信号指示已由控制信号定义逻辑 。32.如申请专利范围第20项之差动感测放大器电 路,其中连接控制装置输出一完成信号指示已由控 制信号定义逻辑。33.如申请专利范围第21项之差 动感测放大器电路,其中连接控制装置输出一完成 信号指示已由控制信号定义逻辑。34.如申请专利 范围第25项之差动感测放大器电路,其中连接控制 装置输出一完成信号指示已由控制信号定义逻辑 。35.如申请专利范围第26项之差动感测放大器电 路,其中连接控制装置输出一完成信号指示已由控 制信号定义逻辑。36.如申请专利范围第29项之差 动感测放大器电路,其中连接控制装置输出一完成 信号指示已由控制信号定义逻辑。37.一种根据一 控制信号而在一闲置相与一工作相之间交替之差 动感测放大器电路,包括: 一第一逻辑输入端, 一第二逻辑输入端, 一第一逻辑输出端, 一第二逻辑输出端, 一感测放大器其具有: 一第一反相器,及一第二反相器,其中 连接第一反相器之输出与第二反相器之输入,其连 接点连接到第一逻辑输出端,连接第一反相器之输 入与第二反相器之输出,而其连接点连接到第二逻 辑输出端,而其于收到指示工作用之控制信号时操 作,而根据第一逻辑输入及第二逻辑输入拥有之导 通电阻差而在一不同之第一位准及第二位准定义 第一逻辑输出及第二逻辑输出之逻辑电位, 一起始装置于收到指示闲置相之控制信号时,用以 连接第一反相器之输入与第二反相器之输入, 一第一切换装置根据控制端电位而用以电连接或 中断第一逻辑输入端及第一逻辑输出端, 一第二切换装置根据控制端电位而用以电连接或 中断第二逻辑输入端及第二逻辑输出端,及 一连接控制装置,其具有: 一第一设定装置用以设定控制节点电位在一电位, 该节点连接到第一切换装置及第二切换装置之控 制端,而该电位于收到指示闲置相之控制信号时, 至少能连接两端互连接之第一及第二切换装置,及 一第二设定装置用以设定控制节点电位在一电位, 在工作相时间根据第一逻辑输出端或第二逻辑输 出端,至少能中断两端互连接之第一及第二切换装 置。38.如申请专利范围第37项之差动感测放大器 电路,其中起始装置包括一第一切换元件接在第一 反相器之输入与第二反相器之输入之间,且在其控 制端于收到指示闲置相之控制信号而导通。39.如 申请专利范围第37项之差动感测放大器电路,其中: 连接控制装置之第一设定装置包括一第一切换元 件及一第二切换元件,其串联在一第一电源电位与 控制节点之间,该电位能使第一切换装置及第二切 换装置进入一连接状态,且在其控制端之闲置相时 间藉由接收第一逻辑输出端之电位及第二逻辑输 出端之电位而导通,及 第二设定装置包括一第三切换元件,其接在一第二 电源电位与控制节点之间,该电位能使第一切换装 置及第二切换装置进入一中断状态,具有一控制端 连接到第一逻辑输出端,而且当第一逻辑输出电位 在第一位准时即导通,及一第四切换元件,其接在 第二电源电位与控制节点之间,具有一控制端连接 到第二逻辑输出端,而且当第二逻辑输出电位在第 一位准时即导通。40.如申请专利范围第38项之差 动感测放大器电路,其中 连接控制装置之第一设定装置包括一第二切换元 件及一第三切换元件,其串联在一第一电源电位与 控制节点之间,该电位能使第一切换装置及第二切 换装置进入一连接状态,且在其控制端之闲置相时 间藉由接收第一逻辑输出端之电压及第二逻辑输 出端之电压而导通,及 第二设定装置包括一第四切换元件,其接在一第二 电源电位与控制节点之间,该电位能使第一切换装 置及第二切换装置进入一中断状态,具有一控制端 连接到第一逻辑输出端,而且当第一逻辑输出电位 在第一位准时即导通,及一第五切换元件,其接在 第二电源电位与控制节点之间,具有一控制端连接 到第二逻辑输出端,而且当第二逻辑输出电位在第 一位准时即导通。41.如申请专利范围第39项之差 动感测放大器电路,其中第一设定装置之第一切换 元件及第二切换元件各包括一p通道型充电效应电 晶体,其闸极连接到控制信号之输入端。42.如申请 专利范围第40项之差动感测放大器电路,其中第一 设定装置之第二切换元件及第三切换元件各包括 一p通道型充电效应电晶体,其闸极连接到控制信 号之输入端。43.如申请专利范围第37项之差动感 测放大器电路,其中连接控制装置输出一完成信号 指示由控制信号定义逻辑。44.如申请专利范围第 38项之差动感测放大器电路,其中连接控制装置输 出一完成信号指示由控制信号定义逻辑。45.如申 请专利范围第39项之差动感测放大器电路,其中连 接控制装置输出一完成信号指示由控制信号定义 逻辑。46.如申请专利范围第40项之差动感测放大 器电路,其中连接控制装置输出一完成信号指示由 控制信号定义逻辑。47.如申请专利范围第41项之 差动感测放大器电路,其中连接控制装置输出一完 成信号指示由控制信号定义逻辑。48.一种根据一 控制信号而在一闲置相与一工作相之双相之间交 替之动态逻辑电路,包括: 一差动感测放大器电路具有一第一逻辑输入端,一 第二逻辑输入端,一第一逻辑输出端,一第二逻辑 输出端,一感测放大器其具有一第一反相器,及一 第二反相器,其中连接第一反相器之输出与第二反 相器之输入,其连接点连接到第一逻缉输出端,连 接第一反相器之输入与第二反相器之输出,而其连 接点连接到第二逻辑输出端,而其于收到指示工作 相之控制信号时操作,而根据第一逻辑输入及第二 逻辑输入拥有之导通电阻差而在一不同之第一位 准及第二位准定义第一逻辑输出及第二逻辑输出 之逻辑电位,一设定装置于收到指示闲置相之控制 信号时,用以在一参考电位设定第一逻辑输入端及 第二逻辑输入端,一第一切换装置根据控制端电位 而用以电连接或中断第一逻辑输入端及第一逻辑 输出端,一第二切换装置根据控制端电位而用以电 连接或中断第二逻辑输入端及第二逻辑输出端,及 一连接控制装置,其具有一第一设定装置用以设定 控制节点电位在一电位,该节点连接到第一切换装 置及第二切换装置之控制端,而该电位于收到指示 闲置相之控制信号时,至少能连接两端互连接之第 一及第二切换装置,及一第二设定装置用以设定控 制节点电位在一电位,在工作相时间根据第 一逻辑输出端或第二逻辑输出端,至少能中断两端 互连接之第一及第二切换装置,及 一双轨型逻辑树具有双轨连接到差动感测放大器 电路之第一逻辑输入端及第二逻辑输入端,其中仅 有一轨根据一输入信号而形成到达参考电位之路 径。49.一种根据一控制信号而在一闲置相与一工 作相之双相之间交替之动态逻辑电路,包括; 一差动感测放大器电路具有一第一逻辑输入端,一 第二逻辑输入端,一第一逻辑输出端,一第二逻辑 输出端,一感测放大器其具有一第一反相器,及一 第二反相器,其中连接第一反相器之输出与第二反 相器之输入,其连接点连接到第一逻辑输出端,连 接第一反相器之输入与第二反相器之输出,而其连 接点连接到第二逻辑输出端,而其于收到指示工作 相之控制信号时操作,而根据第一逻辑输入及第二 逻辑输入拥有之导通电阻差而在一不同之第一位 准及第二位准定义第一逻辑输出及第二逻辑输出 之逻辑电位,一设定装置于收到指示闲置相之控制 信号时,用以连接第一反相器之输入与第二反相器 之输入,一第一切换装置根据控制端电位而用以电 连接或中断第一逻辑输入端及第一逻辑输出端,一 第二切换装置根据控制端电位而用以电连接或中 断第二逻辑输入端及第二逻辑输出端,及一连接控 制装置,其具有一第一设定装置用以设定控制节点 电位在一电位,该节点连接到第一切换装置及第一 切换装置之控制端,而该电位于收到指示闲置相之 控制信号时,至少能连接两端至连接之第一及第二 切换装置,及一第二设定装置用以设定控制节点电 位在一电位,在工作相时间根据第一逻辑输 出端或第二逻辑输出端,至少能中断两端互连接之 第一及第二切换装置,及 一双轨型逻辑树具有双轨连接到差动感测放大器 电路之第一逻辑输入端及第二逻辑输入端,其中仅 有一轨根据一输入信号而形成到达参考电位之路 径。50.一种根据一控制信号而在一闲置相与一工 作相之双相之间交替之动态逻辑电路,包括: 一差动感测放大器电路具有一第一逻辑输入端,一 第二逻辑输入端,一第一逻辑输出端,一第二逻辑 输出端,一感测放大器其具有一第一反相器,及一 第二反相器,其中连接第一反相器之输出与第二反 相器之输入,其连接点连接到第一逻辑输出端,连 接第一反相器之输入与第二反相器之输出,而其连 接点连接到第二逻辑输出端,而其于收到指示工作 相之控制信号时操作,而根据第一逻辑输入及第二 逻辑输入拥有之导通电阻差而在一不同之第一位 准及第二位准定义第一逻辑输出及第二逻辑输出 之逻辑电位,一设定装置于收到指示闲置相之控制 信号时,用以连接第一反相器之输入与第二反相器 之输入,一第一切换装置根据控制端电位两用以电 连接或中断第一逻辑输入端及第一逻辑输出端,一 第二切换装置根据控制端电位而用以电连接或中 断第二逻辑输入端及第二逻辑输出端,及一连接控 制装置,其具有一第一设定装置用以设定控制节点 电位在一电位,该节点连接到第一切换装置及第一 切换装置之控制端,而该电位于收到指示闲置相之 控制信号时,至少能连接两端至连接之第一及第二 切换装置,及一第二设定装置用以设定控制节点电 位在一电位,在工作相时间根据第一逻辑输 出端或第二逻辑输出端,至少能中断两端至连接之 第一及第二切换装置,及 一双轨型逻辑树具有双轨连接到差动感测放大器 电路之第一逻辑输入端及第二逻辑输入端,其中仅 有一轨根据一输入信号而形成到达参考电位之路 径。图式简单说明: 第一图是习用差动感测放大器电路配置例子的电 路图; 第二图是DCSL3型感测放大器在时脉时脉升缘的操 作波形图(模拟结果),即时脉倒置信号CLK_X的降缘: 第三图是DCSL3型感测放大器在时脉时脉降缘的操 作波形图(模拟结果),即时脉倒置信号CLK_X的升缘; 第四图的配置图显示一动态逻辑电路,其由连接 NMOS电晶体组成的双逻辑树到DCSL3型差动感测放大 器电路的逻辑输入端TF及TFX而组成; 第五图是在DCSL3型感测放大器电路中,当相位从闲 置相切换成工作相时完成信号DONE的状态图; 第六图A及第六图B是CMOS反相器的漏电流示意图,其 中第六图A是模拟目标的电路图,而第六图B是模拟 结果的图形,即输出电压,漏电流与输入电压特征 的比较; 第七图是评估耦合杂讯的电阻模式; 第八图是第七图评估耦合杂讯的电阻模式施加到 DCSL3型感测放大器时的操作波形图,在约与时脉倒 置信号CLK_X的降缘同时将下降信号送入节点NZ1; 第九图是根据本发明的差动感测放大器电路第一 实施例的电路图; 第十图是动态逻辑电路例子的图形,其藉由合并根 据本发明的差动感测放大器电路与NMOS双逻辑树( 双轨型逻辑树)而组成; 第十一图是第九图感测放大器电路的波形图,其中 切换成工作相时不产生杂讯; 第十二图是第九图感测放大器电路的波形图,其中 切换成闲置相时不产生杂讯; 第十三图是第九图感测放大器电路的波形图,其中 切换成工作相时产生杂讯; 第十四图是第九图感测放大器电路的波形图,其中 切换成闲置相时产生杂讯; 第十五图是根据本发明的差动感测放大器电路第 二实施例的电路图; 第十六图是第十五图感测放大器电路的波形图,其 中切换成工作相时不产生杂讯; 第十七图是第十五图感测放大器电路的波形图,其 中切换成闲置相时不产生杂讯; 第十八图是第十五图感测放大器电路的波形图,其 中切换成工作相时产生杂讯; 第十九图是第十五图感测放大器电路中完成信号 DONE_X的波形图形; 第二十图是根据本发明的差动感测放大器电路第 三实施例的电路图; 第二十一图是第二十图感测放大器电路的波形图, 其中切换成工作相时不产生杂讯; 第二十二图是第二十图感测放大器电路的波形图, 其中切换成闲置相时不产生杂讯; 第二十三图是第二十图感测放大器电路的波形图, 其中切换成工作相时产生杂讯; 第二十四图是根据本发明的差动感测放大器电路 第四实施例的电路图; 第二十五图是第二十四图感测放大器电路的波形 图,其中切换成工作相时不产生杂讯; 第二十六图是第二十四图感测放大器电路的波形 图,其中切换成闲置相时不产生杂讯; 第二十七图是第二十四图感测放大器电路的波形 图,其中切换成工作相时产生杂讯; 第二十八图是第二十四图感测放大器电路中完成 信号DONE_X的波形图形; 第二十九图是根据本发明的差动感测放大器电路 第五实施例的电路图; 第三十图是根据本发明的差动感测放大器电路第 六实施例的电路图;; 第三十一图是根据本发明的差动感测放大器电路 第七实施例的电路图。
地址 日本