发明名称 Integrierter Speicher und Verfahren zur Funktionsprüfung von Speicherzellen eines integrierten Speichers
摘要 Es wird ein integrierter Speicher beschrieben, der adressierbare Speicherzellen (MC) zusammegefaßt in Gruppen von Spaltenleitungen (C) und Reihenleitungen (R) aufweist. Die Adressen (CADR, RADR) der Speicherzellen umfassen jeweils eine ersten Adreßteil (CADR1, RADR1), über den die jeweiligen Gruppen von Spaltenleitungen (C) und Reihenleitungen (R) adressierbar sind. Die Speicherzellen (MC) werden in einem Verfahren zur Funktionsüberprüfung im Kreuzungsbereich (K) zweier Gruppen (C, R) nacheinander auf Fehlerfreiheit geprüft. Im Anschluß daran werden Speicherzellen (MC) einer weiteren Gruppe (C, R) geprüft. Bei Übereinstimmung von miteinander verglichenen ersten Adreßteilen (CADR1, RADR1) von fehlerhaften Speicherzellen wird die Adresse wenigstens einer der fehlerhaften Speicherzellen zur Auswertung weiterverarbeitet, die Adressen weiterer fehlerhafter Speicherzellen werden nicht weiterverarbeitet. Dadurch ist eine weitgehende Kompaktierung von Adressen fehlerhafter Speicherzellen ermöglicht.
申请公布号 DE10016719(A1) 申请公布日期 2001.10.11
申请号 DE20001016719 申请日期 2000.04.04
申请人 INFINEON TECHNOLOGIES AG 发明人 DAEHN, WILFRIED;HELFER, WOLFGANG
分类号 G01R31/28;G11C29/10;G11C29/12;G11C29/44;(IPC1-7):G11C29/00 主分类号 G01R31/28
代理机构 代理人
主权项
地址