发明名称 于具有管路闩锁电路之记忆装置中使用延迟时间且保证完全资料传送之资料输出装置
摘要 一种记忆装置,其具有复数个管路闩锁电路,用于透过共用输入/输出线而由记忆胞储存资料,一管路闩锁输入控制装置,用于根据一管路闩锁控制信号而选择性地将管路闩锁电路耦合至共用输入/输出线,及一管路计数信号产生器,用以控制管路闩锁电路及一输出驱动器之间的一资料路径,其中管路闩锁输入控制装置具有:一第一控制信号产生器,用于接收一第一控制信号及共用输入/输出线信号,并产生一通过闸控制信号;一第二控制信号产生器,用以接收第一控制信号及通过闸控制信号,并产生复数个第二控制信号;一第三控制信号产生器,用以接收通过闸控制信号,并藉由结合通过闸控制信号与一通过闸控制信号的延迟信号,而产生一第三控制信号;及一第四控制信号产生器,用以接收第一控制信号,复数个第二控制信号及第三控制信号,而产生管路闩锁控制信号。
申请公布号 TW453034 申请公布日期 2001.09.01
申请号 TW089112622 申请日期 2000.06.27
申请人 现代电子产业股份有限公司 发明人 金官彦;郑东植
分类号 H03K19/00;G11C7/00 主分类号 H03K19/00
代理机构 代理人 陈长文 台北巿敦化北路二○一号七楼
主权项 1.一种记忆装置,其具有复数个管路闩锁电路,透过 共用输入/输出线而储存来自记忆胞的资料,一管 路闩锁输入控制装置,用于根据一管路闩锁控制信 号而选择性地将管路闩锁电路耦合至共用输入/输 出线,及一管路计数信号产生器,用以控制管路闩 锁电路及一输出驱动器之间的一资料路径,其中管 路闩锁输入控制装置具有: 一第一控制信号产生器,用于接收一第一控制信号 及共用输入/输出线信号,并产生一通过闸控制信 号; 一第二控制信号产生器,用以接收第一控制信号及 通过闸控制信号,并产生复数个第二控制信号; 一第三控制信号产生器,用以接收通过闸控制信号 ,并藉由结合通过闸控制信号与一通过闸控制信号 的延迟信号,而产生一第三控制信号;及 一第四控制信号产生器,用以接收第一控制信号, 复数个第二控制信号及第三控制信号,而产生管路 闩锁控制信号。2.如申请专利范围第1项之记忆装 置,其中第三控制信号产生器包含: 一反向装置,用以将穿过闸控制信号反向; 一延迟装置,用以延迟反向的穿过闸控制信号;及 一逻辑电路,用以NANDing运算反向的穿过闸控制信 号及延迟的穿过闸控制信号。3.如申请专利范围 第2项之记忆装置,其中延迟装置包含: 偶数个反向器,用以延迟反向的穿过闸控制信号; 及 复数个MOS电容电晶体,并耦合于反向器。4.一种记 忆装置,其具有复数个管路闩锁电路,透过共用输 入/输出线而储存来自记忆胞的资料,一管路闩锁 输入控制器,用于根据一管路闩锁控制信号而选择 性地将管路闩锁电路耦合至共用输入/输出线,及 一管路计数信号产生器,用以控制管路闩锁电路及 一输出驱动器之间的一资料路径,其中管路闩锁输 入控制器具有: 一种用于增加管路闩锁控制信号的一操作边际的 装置,而保护资料能够由共用输入/输出线完整地 转换到管路闩锁电路。5.如申请专利范围第4项之 记忆装置,其中此装置具有一用于延迟一控制信号 的延迟器,该信号藉由共用输入/输出线信号及管 路计数致能信号而产生。图式简单说明: 第一图所示为一波形管路中一资料输出路径的方 块图,其中暂时地储存胞资料的复数个管路闩锁电 路系配置成平行; 第二图所示为第一图中一管路闩锁控制信号产生 器的一方块图; 第三图所示为第一图中具有复数个管路闩锁电路 的波形管路的一时序图; 第四图所示为第二图中管路闩锁控制信号产生器 的一时序图; 第五图所示为根据本发明的一管路闩锁控制信号 产生器的一方块图; 第六图所示为第五图中管路闩锁控制信号产生器 的一时序图。
地址 韩国