发明名称 用于低功耗集成电路可测性扫描设计的二维扫描树结构
摘要 本发明属于数字电子系统可测性设计技术领域。包括对N个寄存器进行扫描,其特征在于,采用由H组扫描链电路和L组串行扫描链电路二部分构成的L×H的二维矩阵构造扫描树,其中L×H=N。本发明可减少寄存器间的互联复杂度;可根据布局规划的需要来构造局部扫描链;且降低了对时钟树优化的要求。
申请公布号 CN1305112A 申请公布日期 2001.07.25
申请号 CN00135864.2 申请日期 2000.12.22
申请人 清华大学 发明人 孙义和;徐磊;陈弘毅
分类号 G01R31/28;H01L27/02 主分类号 G01R31/28
代理机构 清华大学专利事务所 代理人 廖元秋
主权项 1、一种用于低功耗集成电路可测性扫描设计的二维扫描树结构,包括对N个寄存器进行扫描,其特征在于,采用由H组扫描链电路和L组串行扫描链电路二部分构成的L×H的二维矩阵构造扫描树,其中L×H=N。
地址 100084北京市海淀区清华园