发明名称 | 数字锁相环中计算分频比的方法和装置 | ||
摘要 | 数字锁相环路(10)含有第一比较器(12)、第二比较器(14)、第三比较器(16)、调整器(18)、反馈分频器(20)、阈值单元(21)、数字振荡器(23)和环路滤波器(24)。第一比较器(12)、环路滤波器(24)数字振荡器(23)和反馈分频器(20)工作产生一个受控制的振荡。第二比较器(14)、第三比较器(16)和调整器(18)工作向反馈分频器(20)提供一个除数,可使该锁相环路与具有各种频率的未知系统时钟(22)一起操作。 | ||
申请公布号 | CN1068741C | 申请公布日期 | 2001.07.18 |
申请号 | CN96103913.2 | 申请日期 | 1996.03.05 |
申请人 | 摩托罗拉公司 | 发明人 | 小詹姆斯W·格登欧 |
分类号 | H03L7/199;H03L7/089 | 主分类号 | H03L7/199 |
代理机构 | 中国国际贸易促进委员会专利商标事务所 | 代理人 | 付建军 |
主权项 | 1.一种用以从一个未知基准时钟在一个锁相环中确定出反馈分频比的方法,其特征在于,该方法包括以下步骤:(a)随着一个触发的出现,将一个基准振荡与一个反馈振荡进行比较,产生出一个误差信号;(b)将该误差信号与一个粗阈值进行比较;(c)当该误差信号与粗阈值的比较结果为不利时,给一个反馈分频器提供一个粗除数调整,其中可以通过将一个误差信号超过粗阈值预定为比较结果为不利或者将一个误差信号不超过粗阈值预定为比较结果为不利来确定比较结果为不利。 | ||
地址 | 美国伊利诺伊 |