发明名称 用于产生数位N位元格雷码之类比至数位转换器
摘要 一个有格雷码数位输出(Vvout)的全快闪N位元类比至数位转换器包括:供给动力给连接至参考梯形RL2N-l个差动放大器的N个电流源(CSl,CS2,CS3)以及直接在其输出(LO)供给N位元格雷码的N个闩(Ll,L2,L3)。为达此目的,差动放大器以一特别方式加以群组及堆叠,并且该个别差动放大器(Dvi)的该输出信号是交互耦合到与该群组有关连之闩的输入(LIl,LI2)。
申请公布号 TW445726 申请公布日期 2001.07.11
申请号 TW085110257 申请日期 1996.08.22
申请人 皇家飞利浦电子股份有限公司 发明人 琼安尼斯安东尼玛莉米斯
分类号 H03M1/12 主分类号 H03M1/12
代理机构 代理人 陈长文 台北巿敦化北路二○一号七楼
主权项 1.一种将类比输入信号(Vin)转换为一N位元数位输出信号(Vout)的类比到数位转换器,其中N是一大于0的整数,该转换器包括:用于接受类比输入信号的输入端点(IT);数个电阻的串联装置(RL),该等电阻在2N-1个段点(Ni)彼此连接,以升幂顺序由1至2N-1编号,以供应2N-1个不同的参数电压,该电压是来自连接到此串联装置的电压源;2N-1个微分对(Di),以升幂顺序由1至2N-1编号,每一微分对(Di)包括一共同端点(CNi),一个有连接至共同端点(CNi)之第一主要电极的第一电阻(T1),第二主要电极,及一耦合至输入端点(IT)的控制电极,一个有连接至该共同端点(CNi)之第一主要电极的第二电阻(T2),第二主要电极,及一耦合至有相同顺序号码作为相关微分对(DI)的段点(Ni)的控制电极;耦合到一些微分对(Di)之该共同端点(CNi)的复数电流源(CSi);复数个闩(Li),每一个皆有一第一闩输入端点(LI1)以及第二闩输入端点(LI2),耦合到该微分对(Di)的第一(T1)及第二(T2)电阻的该第二主要电极,其特征在于该等2N-1个微分对(Di)被分为一群有G个数目的N组,G是一个从N到N的整数,有G个群组数目的该群包括2G-1个微分对;群组数目为G=1的该群第二电晶体(T2)的该控制电极被连接到2N-1段点(Ni)的中央段点(N4),而让剩余段点的剩余群组在中央段点(N4)的任一端;群组数目为G=2到N的该群第二电晶体(T2)的该控制电极被连接到前面G-1群组所剩下的剩余段点的剩余群组的不同中央段点;对每一群组而言;在相关群组中有最低顺序号码的差动放大器(Di)的共同端点(CNi)被耦合到该复数电流源的相关电流源(CS1,CS2,CS3);在相关群组中有较高顺序号码的差动放大器的共同端点(CNi)被耦合到在相关群组中有第二低顺序号码的差动放大器的第一电晶体(Ti)的第二主要电极;在相关群组中有最高顺序号码的该差动放大器的第一电晶体(T1)的第二主要电极被耦合到该复数闩的相关闩(L1,L2,L3)的第一闩输入端点(LI1),并且;在相关群组内的该差动放大器的第二电晶体(T2)的第二主要电极,根据降幂顺序号码,被替代地耦合到该第二闩输入端点(LI2)以及该相关闩(L1,L2,L3)的第一闩输入端点(LI1);有闩输出端点(LO)的该相关闩,该端点供给一个会对相关闩的第一闩输入端点(LI1)及第二闩输入端点(LI2)之间的差异信号起反应的N位元数位输出信号(Vout)的相关位元。图式简单说明:第一图显示一先前技术的3位元格雷码类比到数位转换器;第二图显示根据本发明之3位元格雷码类比到数位转换器,并且第三图是3位元格雷码类比到数位转换器的数位信号表。
地址 荷兰