主权项 |
1.一种数位输入输出卡,主要系增设有二枚三路跳 线器及一电压比较器,其中第一跳线器之共同端( 位于中间之第二脚)系接至输出资料缓冲器之闸控 端(即致能端),而用以储存输出入状态之状态暂存 器之其状态讯号输出端即连接至该第一跳线器之 第一通路端(即第一脚),而其第二通路端(第三脚) 则依依据输出资料缓冲器之闸控模式来将其接地( 即逻辑0)抑或将其连接高电位(即逻辑1),故当短接 第一跳线器之第一、二脚时,即系由程式透过该状 态暂存器,自动设定为输入或输出状态;而当短接 第二、三脚时,此时输出资料缓冲恒被致能,只要 系统一被启动,数位输入输出卡即恒维持在输出状 态;而电压比较器系取一组直流电压源(如12伏或伏 5)做为被比较电压,并以一与该电压値对应之适当 电压为参考电压,而其比较讯号输出端则接至第二 跳线器之第二通路端(第三脚),该第二跳线器之共 同端(第二脚)系分接至状态暂存器及输出资料暂 存器之清除(clear),而其第一通路端(第一脚)则连接 至系统重置讯号端,当短接第一、二脚时,可在系 统重置时,藉重置讯号直接同步清除状态暂存器与 输出资料暂存器;而当短接第二跳线器之第二、三 脚时,此时系统重置讯号即无法清除状 态暂存器与输出资料暂存器,而只有在系统开机时 ,状态暂存器与输出资料暂存器因电源中断,方得 以清除原有资料。2.如申请专利范围第1项所述之 数位输入输出卡,其中之输出资料缓冲器,若其闸 控端为高电位作动(active high),则第一跳线器之第 二通路端(第三脚)应接至高电位(逻辑1);而若为低 电位动作时,则应将第二通路端接地(逻辑0)。3.如 申请专利范围第1项所述之数位输入输出卡,其中 二跳线器亦可改以三路开关或其他等效元件取代 。图式简单说明: 第一图:习用数位输入输出卡之主电路图。 第二图:本创作之主电路图。 |