主权项 |
1.一种利用信号产生器抑制高速线路电磁干扰之抵消线路,该抵消线路至少包含:一信号产生器,藉由该信号产生器之无效的时脉接脚(pin clock)连接一信号线;一移相器(phase shifter),用以将该信号线移相之装置;一差动信号线路,系经由该移相器移相后之假信号(Dummy Signal)线路;及一天线,藉由该天线将该差动信号线路发射倒相之电磁波,用以产生磁场抵消与电场耦合。2.如申请专利范围第1项所述之利用信号产生器抑制高速线路电磁干扰之抵消线路,其中该移相器的型式可为直线式延迟线型(Straight delay line)。3.如申请专利范围第1项所述之利用信号产生器抑制高速线路电磁干扰之抵消线路,其中该移相器的型式可为曲折式延迟线型(Meander-line delay line)。4.如申请专利范围第1项所述之利用信号产生器抑制高速线路电磁干扰之抵消线路,其中该移相器的型式可为T式接合相位型(T-junction phase)。5.如申请专利范围第1项所述之利用信号产生器抑制高速线路电磁干扰之抵消线路,其中该移相器的型式可为串接相位型(Series phase)。6.如申请专利范围第1项所述之利用信号产生器抑制高速线路电磁干扰之抵消线路,其中该移相器的型式可为串接PIN相位型(Series PIN diodephase)。7.如申请专利范围第1项所述之利用信号产生器抑制高速线路电磁干扰之抵消线路,其中该移相器的型式可为分流相位型(Shunt phase)。8.如申请专利范围第1项所述之利用信号产生器抑制高速线路电磁干扰之抵消线路,其中该移相器的型式可为分流PIN相位型(Shunt PIN diode phase)。9.如申请专利范围第1项所述之利用信号产生器抑制高速线路电磁干扰之抵消线路,其中该移相器的型式可为铁电性相位型(Ferroelectric phase)。10.如申请专利范围第1项所述之利用信号产生器抑制高速线路电磁干扰之抵消线路,其中该天线可以是一微带天线(Microstripantenna)。11.如申请专利范围第1项所述之利用信号产生器抑制高速线路电磁干扰之抵消线路,其中该天线可以是一带状线天线(Stripline antenna)。12.一种抑制高速线路电磁干扰之抵消线路,其特征为:利用一信号产生器之无效的时脉接脚(pin clock),以不影响信号品质的前提下,透过信号线经一移相器(phase shifter)移相,产生差动信号,再经一微带天线(Microstrip antenna)或一带状线天线(Stripline antenna),以发射倒相之电磁波,与原存在之电磁波达到相互抵消之作用。13.如申请专利范围第12项所述之抑制高速线路电磁干扰之抵消线路,其中该移相器的型式可为直线式延迟线型(Straight delay line)。14.如申请专利范围第12项所述之抑制高速线路电磁干扰之抵消线路,其中该移相器的型式可为曲折式延迟线型(Meander-line delay line)。15.如申请专利范围第12项所述之抑制高速线路电磁干扰之抵消线路,其中该移相器的型式可为T式接合相位型(T-junction phase)。16.如申请专利范围第12项所述之抑制高速线路电磁干扰之抵消线路,其中该移相器的型式可为串接相位型(Series phase)。17.如申请专利范围第12项所述之抑制高速线路电磁干扰之抵消线路,其中该移相器的型式可为串接PIN相位型(Series PIN diode phase)。18.如申请专利范围第12项所述之抑制高速线路电磁干扰之抵消线路,其中该移相器的型式可为分流相位型(Shunt phase)。19.如申请专利范围第12项所述之抑制高速线路电磁干扰之抵消线路,其中该移相器的型式可为分流PIN相位型(Shunt PIN diode phase)。20.如申请专利范围第12项所述之抑制高速线路电磁干扰之抵消线路,其中该移相器的型式可为铁电性相位型(Ferroelectric phase)。图式简单说明:第一图为本发明实施例的抑制高速线路电磁干扰之抵消线路示意图;第二图A为本发明实施例所利用微带线路上的驻波分布示意图;第二图B为本发明实施例所利用微带线路的端部辐射示意图;第二图C为本发明实施例的电磁场抵消及泄漏场强度示意图;及第三图A-第三图H为习知移相器的型式图。 |