发明名称 同步电路
摘要 一种同步电路(M),其特征为具有:-一个时脉输入端,以便传送第一时脉(CLKE),-一个时脉产生器(G),用来产生第二时脉(CLKINT),其对第时脉(CLKE)之相位是固定的,此时脉产生器(G)具有:一个输入端,其是与时脉输入输相连;一个时脉输出端,用来输出第二时脉,-时脉产生器(G)之时脉输出端是与资料传送单元(DRV)之控制输入端相连,资料传送单元(DRV)基本上是与第一时脉(CLKE)同步之方式使资料由积体电路发出及/或将资料读入积体电路中,-时脉产生器具有至少二个串联之调整电路(1,2)用来由第一时脉(CLKE)产生至少二个中间时脉(CLKi),其中每一中间时脉对第一时脉都具有一种指定之相位状态,而第二调整电路(2)可由中间时脉(CLKk)产生第二时脉(CLKINT),-去驱动单元(AKT),其是在资料经由资料传送单元(DRV)传送期间使第一调整电路(l)之调整作用被去(de-)驱动,于是中间时脉(CLKi)之相位状态之调整被中断且调整此相位状态所用之相对应之控制信号保持定值。
申请公布号 TW437225 申请公布日期 2001.05.28
申请号 TW088115812 申请日期 1999.09.14
申请人 西门斯股份有限公司 发明人 瑞乐郝雷尔;古勒克劳思
分类号 H04L7/00 主分类号 H04L7/00
代理机构 代理人 何金涂 台北巿大安区敦化南路二段七十七号八楼
主权项 1.一种同步电路(M),其特征为具有:-一个时脉输入端,以便传送第一时脉(CLKE),-一个时脉产生器(G),用来产生第二时脉(CLKINT),其对第一时脉(CLKE)之相位是固定的,此时脉产生器(G)具有:一个输入端,其是与时脉输入输相连;一个时脉输出端,用来输出第二时脉,-时脉产生器(G)之时脉输出端是与资料传送单元(DRV)之控制输入端相连,资料传送单元(DRV)基本上是与第一时脉(CLKE)同步之方式使资料由积体电路发出及/或将资料读入积体电路中,-时脉产生器具有至少二个串联之调整电路(1,2)用来由第一时脉(CLKE)产生至少二个中间时脉(CLKi),其中每一中间时脉对第一时脉都具有一种指定之相位状态,而第二调整电路(2)可由中间时脉(CLKk)产生第二时脉(CLKINT),-去驱动单元(AKT),其是在资料经由资料传送单元(DRV)传送期间使第一调整电路(1)之调整作用被去(de-)驱动,于是中间时脉(CLKi)之相位状态之调整被中断且调整此相位状态所用之相对应之控制信号保持定値。2.如申请专利范围第1项之同步电路,其中-其第一调整电路(1)由第一时脉(CLKE)产生多个相位偏移互相成相同角度之中间时脉(CLKi),-其第二调整电路(2)藉由二个相位相邻之中间时脉(CLKi)之间的插入法而产生第二时脉(CLKINT)。3.如申请专利范围第1或第2项之同步电路,其中-其第一调整电路(1)具有一种相位侦测器( )以便测定此种介于至少一个中间时脉(CLKi)和第一时脉(CLKE)之间的相位差,-其第一调整电路(1)可依据相位侦测器( )之输出信号来调整其控制信号(20),-其第一调整电路(1)包含一个记忆单元(MEM)以便储存上述之控制信号(20),记忆单元所储存之内容在第一调整电路(1)被驱动而进行调整时持续地改变,而所储存之内容在第一调整电路(1)被去驱动时保持定値。4.如申请专利范围第1项之同步电路,其中具有一个输入端(IN)以便接收外部控制单元(CTR)之控制信号(5),此控制信号(5)用来控制资料经由资料传送单元(DRV)之传送,其中去驱动单元(AKT)依据控制信号(5)而使第一调整电路(1)之调整被去驱动。5.如申请专利范围第1项之同步电路,其中具有一个输出端(OUT)以便将控制信号(6)传送至外部控制单元(CTR),其用来控制资料经由资料传送单元(DRV)之传送,其中控制信号(6)指出:第一调整电路(1)是否已由去驱动单元(AKT)所去驱动。图式简单说明:第一图一种积体电路形式之同步电路之实施例。第二图一第一图之第一调整电路之实施例。第三图是第二图之中间时脉之相位图。
地址 德国