发明名称 在正电位与负电位范围被交替式驱动之信号线上不具有过冲与下冲之输出电路
摘要 液晶显示驱动器(ll)的输出电路(llb)具有电位上升快速而电位衰退缓慢的第l运算放大器(llf),与电位衰退快速而电位上升缓慢的第2运算放大器(llg),二者均作为电压随动器;且将第l运算放大器与第2运算放大器交替地连接到液晶显示面板(10)的资料线(DO/Dl)以在水平期间的改变处像素的共电极(12a)上使资料线上的电位位准在对于参考电压位准(Vref)的正范围与负范围之间交替,其中在水平期间之间的各个过渡期间中将重设电路(llj)连接到第l与第2运算放大器以将非反转节点与输出节点强制地重设到参考电压位准,从而从资料线上的电位波形消除由于缓慢电位改变而发生的下冲与过冲。(图6)
申请公布号 TW437159 申请公布日期 2001.05.28
申请号 TW087121486 申请日期 1998.12.22
申请人 电气股份有限公司 发明人 清水信雄
分类号 H03F3/68;G09C3/36 主分类号 H03F3/68
代理机构 代理人 周良谋 新竹巿东大路一段一一八号十楼;周良吉 台北市长春路二十号三楼
主权项 1.一种输出电路,包含: 第1运算放大器(11f;21c),其包含第1输出节点;第1非 反转节点,其被供应了对于参考电压(Vref)的正电位 位准;与第1反转节点,其连接到该第1输出节点、透 过该第1反转节点与该第1非反转节点之间的差动 放大将该第1输出节点处的电位位准调节到该第1 非反转节点处的电位位准与具有第1电压调节特性 为在该第1输出节点处电位上升快速及在该第1输 出节点处电位衰退缓慢; 第2运算放大器上(11g;21d),其包含第2输出节点;第2 非反转节点,其被供应了对于该参考电压的负电压 ;与第2反转节点,其连接到该第2输出节点、透过该 第2反转节点与该第2非反转节点之间的差动放大 将该第2输出节点处的电位位准调节到该第2非反 转节点处的电位位准与具有第2电压调节特性为在 该第2输出节点处电位衰退快速与在该第2输出节 点处电位上升缓慢; 与第1切换单元(11h;2le),其具有第1输入节点(1e/1f), 将其分别连接到该第1输出节点与该第2输出节点; 第3输出节点(1g);与第4输出节点(1h),并将各个该第1 输入节点交替地连接到该第3输出节点与该第4输 出节点; 其特征为尚包含: 重设电路(11j;21f),其系设置来用于该第1运算放大 器与该第2运算放大器,且当该第1切换单元(11h;21e) 改变该第1输入节点与该第3及第4输出节点之间的 连接时,其将该第1非反转节点、该第2非反转节点 、该第1输出节点与该第2输出节点强制地重设到 该参考电压(Vref)。2.如申请专利范围第1项所述之 输出电路,其中将该第3输出节点(1g)与该第4输出节 点(1h)分别连接到第1资料线(D0)与毗邻该第1资料线 的第2资料线(D1),其中该第1资料线系连接到结合在 像素阵列中的第1群像素(P00-P01/13/12a)而该第2资料 线D1系连接到也结合在该像素阵列中的第2群像素( P10-P1n/13/12a),且该第1资料线、该第2资料线、其它 资料线与该像素阵列连同闸极线(G0~Gn)形成液晶显 示面板,以从该像素阵列期间性选出像素。3.如申 请专利范围第1项所述之输出电路,尚包含: 级配电压产生器(11c;21a),其作用为产生包含该正电 压位准的复数个正电压位准,与包含该负电压位准 的复数负电压位准,与 选择器(11d;2lb),其具有第2输入节点,其连接到该级 配电压产生器;与第5输出节点,用于将该正电压与 该负电压分别供应到该第1非反转节点与该第2非 反转节点,与回应于影像输送信号(IMG)以从该复数 个正电压位准与该复数个负电压位准选出该正电 压位准与该负压位准。4.如申请专利范围第3项所 述之输出电路,其中该重设电路(11j)包含: 第2切换单元(11k),其具有第3输入节点(11n/11p)分别 连接到该第5输出节点;第6输出节点上(11r/11s)分别 连接到该第1非反转节点与该第2非反转节点;与第1 重设节点(11q),其被供应该参考电压位准,且回应于 控制信号(CTL11)来将该第3输入节点与该第1重设节 点选择性连接到该第6输出节点,与 第3切换单元(11m),其具有第4输入节点(11t/11u)分别 连接到该第1输出节点与该第2输出节点;第7输出节 点(11v/11w)分别连接到该第1输入节点;与第2重设节 点(11x),其被供应该参考电压位准,与回应于该控制 信号来将该第4输入节点选择性连接到该第7输出 节点与该第2重设节点。5.如申请专利范围第4项所 述之输出电路,其中该第1切换单元(11h)以间隔的时 间改变该第1输入节点与该第3及第4输出节点之间 的电性连接,且将该第1重设节点(11q)与该第2重设 节点(11x)分别连接到该第6输出节点(11r/11s)与该第4 输入节点(11t/11u)至较各个该期间(HP)的15%短的重设 时期(RST)为止。6.如申请专利范围第4项所述之输 出电路,其中该第1切换单元(11h)以15微秒至30徵秒 的间隔改变该第1输入节点(1e/1f)与该第3及第4输出 节点(1g/1h)之间的电性连接,且将该第1重设节点(11q )与该第2重设节点(11x)分别连接到该第6输出节点( 11r/11s)与该第4输入节点(11t/11u)至范围在1微秒至2 微秒的重设时期为止。7.如申请专利范围第4项所 述之输出电路,其中该第1运算放大器(11f;21c)包含: 第1差动放大器(1j),其连接在第1电源线(Vcc)与电位 位准低于该第1电源线的第2电源线GND之间,且回应 于该1反转节点与该第1非反转节点之间的第1电位 差来产生代表该第1电位差的强度的输出信号;与 第1输出驱动器(1k),其回应于该第1差动放大器的该 输出信号而从该第1电源线将结合到该第1输出节 点的第1电容负载充电与从该第1电容负载经由第1 恒定电流源将累积的电荷放电到该第2电源线,且 该第2运算放大器(11g;21d)包含第1差动放大器(1n),其 连接在该第1电源线与该第2电源线之间并回应于 该第2反转节点与该第2非反转节点之间的第2电位 差来产生代表该第2电位差之强度的输出信号;与 第2输出驱动器(1p),其回应于该第2差动放大器的该 输出信号而从该第1电源线经由第2恒定电流源将 结合到该第2输出节点的第2电容负载充电与从该 第2电容负载将累积的电荷放电到该第2电源线。8. 如申请专利范围第3项所述之输出电路,其中该重 设电路(21f)包含: 第2切换单元(21g),其具有第3输入节点(21J),其分别 被供应该复数个正电压位准与该复数个负电压位 准;第6输出节点(2lm),其分别连接到该第2输入节点; 与第1重设节点(21k),其被供应该参考电压位准与回 应于控制信号(CTL11)来将该第3输入节点与该第1重 设节点选择性连接到该第6输出节点,与 第3切换单元(21f),其具有第4输入节点(21n/21p)分别 连接到该第1输出节点与该第2输出节点;第7输出节 点(21q/21r)分别连接到该第1输入节点;与第2重设节 点(21s),其被供应该参考电压位准并回应于该控制 信号以将该第4输入节点选择性连接到该第7输出 节点与该第2重设节点。9.如申请专利范围第8项所 述之输出电路,其中该第1切换单元(21e)以间隔时间 改变该第1输入节点与该第3及第4输出节点之间的 电性连接,且将该第1重设节点(21k)与该第2重设节 点(21s)分别连接到该第6输出节点与该第4输入节点 至较各个该期间(HP)的15%短的重设时期为止。10.如 申请专利范围第8项所述之输出电路,其中该第1切 换单元(21e)以15微秒至30微秒的间隔改变该第1输入 节点与该第3及第4输出节点之间的电性连接,且将 该第1重设节点(21k)与该第2重设节点(21s)分别连接 到该第6输出节点与该第4输入节点至范围在1微秒 至2微秒的重设时期为止。图式简单说明: 第一图A与第一图B为显示在框与下一框中的像素 矩阵上之极性图案的概要图; 第二图为显示结合在水平驱动器中之习知输出电 路之电路结构的电路图; 第三图为显示结合在习知输出电路中之运算放大 器之电路结构的电路图; 第四图为显示结合在习知输出电路中之另一运算 放大器之电路结构的电路图; 第五图为显示习知输出电路的电路性能的时序图; 第六图为显示依照本发明之输出电路之电路结构 的电路图; 第七图为显示第六图所显示之输出电路之电路性 能的时序图; 第八图为显示依照本发明的再一输出电路之电路 结构的电路图;与 第九图为显示第八图所显示之输出电路之电路性 能的时序图。
地址 日本