发明名称 INPUT BUFFER OF PRESCALER
摘要 <p>본 발명에 따른 프리스케일러의 입력 버퍼는 로드 회로, 제 1 및 제 2 앰프들 및 출력 구동 회로를 포함한다. 상기 입력 버퍼는 로우 임피던스를 가지는 제 1 앰프와 하이 임피던스를 가지는 제 2 앰프 및 출력 구동 회로를 가짐으로써, 넓은 대역폭을 가지며, 상기 제 1 앰프에 구비되는 저항들의 저항값들을 이용하여 대역폭 내의 평탄도를 조절할 수 있다. 그리고, 주목할만한 것은 상기 로드 회로가 상기 제 1 앰프의 전류를 재사용함으로써, 종래의 기술에 따른 입력 버퍼보다 2 배의 전류 소모를 줄일 수 있다.</p>
申请公布号 KR100290285(B1) 申请公布日期 2001.05.15
申请号 KR19990000654 申请日期 1999.01.13
申请人 null, null 发明人 이상오
分类号 H03K19/00;H03K5/24;H03K19/018;H03L7/193 主分类号 H03K19/00
代理机构 代理人
主权项
地址