发明名称 Electrically erasable and programmable nonvolatile memory arrangement with parallel coupled bistable flip-flop
摘要 <p>Die Speicheranordnung umfaßt mindestens eine elektrisch lösch- und programmierbare nichtflüchtige Speicherzelle (1, 5, 9, 14), eine der Speicherzelle parallel geschaltete bistabile Kippstufe (13) und eine mit der Kippstufe (13) verbundene Schalteinrichtung (22) zum Aufschalten mindestens einer Dateneingangsleitung (DI) auf eine der Zustandsleitungen (QP, QN) der Kippstufe (13) in Abhängigkeit von einem Schaltsignal (LC); &lt;IMAGE&gt;</p>
申请公布号 EP1096503(A1) 申请公布日期 2001.05.02
申请号 EP20000119545 申请日期 2000.09.07
申请人 MICRONAS GMBH 发明人 ULLRICH, MANFRED, DIPL.-ING.
分类号 G11C16/04;(IPC1-7):G11C14/00 主分类号 G11C16/04
代理机构 代理人
主权项
地址