发明名称 用以实施数位信号处理操作之方法及数位信号处理器
摘要 本发明系关于一种数位信号处理器,其中两相乘累积操作是在一机器周期内实现。只需要有一位址产生单元来定址X和Y记忆体之两资料字组,因为在主处理回路中,最低有效位址位元系认为是"忽略",所以记忆体存取的操作会造成同时两输出资料字组。
申请公布号 TW432322 申请公布日期 2001.05.01
申请号 TW087113319 申请日期 1998.08.13
申请人 摩托罗拉公司 发明人 卓尔哈雷密;尤瑞沙朗特
分类号 G06F7/00 主分类号 G06F7/00
代理机构 代理人 陈长文 台北巿敦化北路二○一号七楼
主权项 1.一种用以实施数位信号处理操作之方法,该操作需要每一处理间隔的连续资料字组,该等资料字组系储存在记忆体装置,该方法系包括下列步骤:在第一初始化间隔中:藉由第一位址而定址第一资料字组,该第一资料字组具有连续的第二资料字组,而该第二资料字组具有第二位址;在情况1:如果该第二位址只不同于来自该第一资料位址的最低有效位元,从该记忆体装置输出该等第一及第二资料字组;将该等第一及第二资料字组储存在注册档案中;在情况2:如果该情况1未出现,输出该第一资料字组;在该注册档案中储存该第一资料字组;以1改变该第一位址;在第二初始化间隔中:藉由该所改变的第一位址而定址该第二资料字组;输出该第二资料字组及连续的第三资料字组;将该第二资料字组储存在该注册档案中,并将该第三资料字组储存在缓冲暂存器中;在第一处理间隔中:存取在该注册档案中所储存的资料字组,用以实现数位信号处理步骤;以2改变该第一位址;藉由该所改变的第一位址来定址两进一步的连续资料字组;在该情形1:将该进一步连续的资料字组储存在该注册档案;在该情况2:将缓冲暂存器的资料字组储存在该注册档案中;将该等进一步连续的资科字组的其中一储存在该注册档案中;将该等进一步连续的资料字组储存在该缓冲器中;实施所需的完成该数位信号处理操作的许多该等处理间隔。2.如申请专利范围第1项之方法,该数位信号处理操作系需要至少两序列的该等连续资料字组,要储存在记忆体装置中的该等不同序列之资料字组系可各别定址,该方法系实现于该等序列中的每一序列,藉使该注册档案是所有资料字组的共同档案。3.如申请专利范围第2项之方法,该数位信号处理步骤是乘法累积处理步骤。4.如申请专利范围第1项之方法,藉以使用递减或递增位址模式,该方法还包括将该第一位址的该位址模式与最低有效位元做XOR处理的步骤,以决定该第二种情况。5.一种数位信号处理器,系包括一数位信号处理核心;一记忆体装置,用以储存连续的资料字组序列;一位址产生单元,用以产生该记忆体装置的位址;一输出缓冲暂存器,作为该等记忆体装置使用;一注册档案,其系分别耦合至该记忆体装置、该输出缓冲暂存器、及该数位信号处理核心;一控制逻辑,其系分别耦合至该记忆体装置、该位址产生单元、该数位信号处理核心、及该输出缓冲暂存器,该控制逻辑系根据下列的控制方法而适合用于将该等资料字组控制输入/输出操作至该注册档案:在第一初始化间隔中:对于由该位址产生单元所产生的该序列之第一资料字组的第一位址而言,该第一资料字组具有第二位址的连续第二资料字组:在情况1中:如果该第二位址只是不同于来自该第一资料位址的最低有效位元,造成该记忆体装置输出该等第一及第二资料字组;将该等第一及第二资料字组输入该注册档案;在情况2中:如果该情况1并未出现,造成该记忆体装置会输出该第一资料字组;将该第一资料字组输入该注册档案;造成该位址产生单元以1改变该第一位址;在第二初始化间隔中:藉由该所改变的第一位址而造成该位址产生单元会定址该第二资料字组;造成该记忆体装置输出该第二资料字组及连续的第三资料字组;将该第二资料字组输入该注册档案,并将该第三资料字组储存在缓冲暂存器中;在第一处理间隔中:造成该注册档案会将该等资料字组输出至该数位信号处理核心,用以实现数位信号处理步骤;造成该位址产生单元以2改变该第一位址;藉由改变的第一位址而造成该位址单元会定址两进一步的连续资料字组;在该情况1中:将该进一步的连续资料字组输入该注册档案;在该情况2中:将该缓冲暂存器的资料字组输入该注册档案;将该等进一步连续资料字组的其中之一输入该注册档案;将该进一步的连续资料字组储存在该缓冲器中;实施完成该数位信号处理操作所需的许多该等处理间隔。6.如申请专利范围第5项之数位信号处理器,该数位信号处理核心系适合于同时处理至少两序列的连续资料字组,该数位信号处理器还包括每一该序列之连续资料字组的该等记忆体装置的其中一,该注册档案在该控制逻辑的控制之下,系适合于接收来自该等任何记忆体装置的资料字组,其系根据运用在该等记忆体装置的其中每一装置的该控制方法。7.如申请专利范围第6项之数位信号处理器,该数位信号处理器具有两该等记忆体装置,该数位信号处理核心是由两乘法器组成,它们系耦合至该注册档案,该等乘法器每一个系接收来自该注册档案之每一处理间隔的两资料字组。8.如申请专利范围第5项之数位信号处理器,藉以该控制逻辑会造成该位址产生单元能够以递减或递增的位址模式来操作,该控制逻辑还包括具有位址模式的XOR逻辑闸及当作输入的该第一位址的最低有效位元,该XOR闸系决定该情况1或该情况2是否出现。图式简单说明:第一图系包括根据本发明原理所设计之数位信号处理器的数位装置第一具体实施例的方块图;及第二图系描述本发明的一具体实施例方法之流程图。
地址 美国
您可能感兴趣的专利