主权项 |
1.一种抑制高速线路电磁干扰之抵消线路,该抵消线路至少包含:一移相器(phase shifter),用以将信号线移相之装置;一高速信号线路,系为单端信号(Single-ended signal)之线路;及一差动信号线路,系经由该移相器移相后之假信号(Dummy Signal)线路,且该差动信号线路邻近该高速信号线路,用以产生磁场抵消与电场耦合。2.如申请专利范围第1项所述之抑制高速线路电磁干扰之抵消线路,其中该移相器的型式可为直线式延迟线型(Straight delay line)。3.如申请专利范围第1项所述之抑制高速线路电磁干扰之抵消线路,其中该移相器的型式可为曲折式延迟线型(Meander-line delay line)。4.如申请专利范围第1项所述之抑制高速线路电磁干扰之抵消线路,其中该移相器的型式可为T式接合相位型(T-junction phase)。5.如申请专利范围第1项所述之抑制高速线路电磁干扰之抵消线路,其中该移相器的型式可为串接相位型(Series phase)。6.如申请专利范围第1项所述之抑制高速线路电磁干扰之抵消线路,其中该移相器的型式可为串接PIN相位型(Series PIN diode phase)。7.如申请专利范围第1项所述之抑制高速线路电磁干扰之抵消线路,其中该移相器的型式可为分流相位型(Shunt phase)。8.如申请专利范围第1项所述之抑制高速线路电磁干扰之抵消线路,其中该移相器的型式可为分流PIN相位型(ShuntPIN diode phase)。9.如申请专利范围第1项所述之抑制高速线路电磁干扰之抵消线路,其中该移相器的型式可为铁电性相位型(Ferroe-lectric phase)。10.如申请专利范围第1项所述之抑制高速线路电磁干扰之抵消线路,其中该差动信号线路邻近该高速信号线路的方式可以选自在同一层紧贴方式走线、曲折式的方式走线与上下不同层相叠方式走线的组合方式中的任何一种。11.一种抑制高速线路电磁干扰之抵消线路,其特征为:藉由一假信号(Dummy Signal)线路经由一移相器移相后形成差动信号线路,且该差动信号线路邻近该高速信号线路,用以产生差动效果,进而产生磁场抵消与电场耦合的效应。12.如申请专利范围第11项所述之抑制高速线路电磁干扰之抵消线路,其中该移相器的型式可为直线式延迟线型(Straight delayline)。13.如申请专利范围第11项所述之抑制高速线路电磁干扰之抵消线路,其中该移相器的型式可为曲折式延迟线型(Meander-line delay line)。14.如申请专利范围第11项所述之抑制高速线路电磁干扰之抵消线路,其中该移相器的型式可为T式接合相位型(T-junction phase)。15.如申请专利范围第11项所述之抑制高速线路电磁干扰之抵消线路,其中该移相器的型式可为串接相位型(Series phase)。16.如申请专利范围第11项所述之抑制高速线路电磁干扰之抵消线路,其中该移相器的型式可为串接PIN相位型(Series PIN diode phase)。17.如申请专利范围第11项所述之抑制高速线路电磁干扰之抵消线路,其中该移相器的型式可为分流相位型(Shunt phase)。18.如申请专利范围第11项所述之抑制高速线路电磁干扰之抵消线路,其中该移相器的型式可为分流PIN相位型(Shunt PIN diode phase)。19.如申请专利范围第11项所述之抑制高速线路电磁干扰之抵消线路,其中该移相器的型式可为铁电性相位型(Ferroelectric phase)。20.如申请专利范围第11项所述之抑制高速线路电磁干扰之抵消线路,其中该差动信号线路邻近该高速信号线路的方式可以选自在同一层紧贴方式走线、曲折式的方式走线与上下不同层相叠方式走线的组合方式中的任何一种。图式简单说明:第一图为本发明实施例的合成线路走线图;第一图A为本发明实施例的合成线路走线的电磁场抵消及泄漏场强度示意图。第二图为本发明之较佳实施例的合成线路走线图;及第三图A-第三图H为习知移相器的型式图。 |