发明名称 充电泵浦电路
摘要 一种充电泵浦电路,适用于低电压操作应用,系配置一NMOS电晶体串接于两驱动电路之输出端间,并利用逻辑电路产生同相位但具有相位差之两时脉讯号,使得上述 NMOS电晶体一端的电压可被先行拉高,等到另一时脉讯号升至高准位时,可将先前已被拉高的电压再度拉高,使得输出电压值最高可达两倍之电源供应电压,以达到提升泵浦效率的目的。
申请公布号 TW428173 申请公布日期 2001.04.01
申请号 TW087119708 申请日期 1998.11.27
申请人 联华电子股份有限公司 发明人 林世钦
分类号 G11C5/14 主分类号 G11C5/14
代理机构 代理人 詹铭文 台北巿罗斯福路二段一○○号七楼之一
主权项 1.一种充电泵浦电路,适用于低电压操作应用,包括:一逻辑电路,输出同相位但具有一相位差之一第一时脉讯号与一第二时脉讯号,其中该第一时脉讯号超前于该第二时脉讯号;一第一驱动电路,接收一电源供应电压与该第一时脉讯号;一第二驱动电路,接收该电源供应电压于该第二时脉讯号;一第一NMOS电晶体,其源极与闸极连接该第一驱动电路之输出端,其汲极连接该第二驱动电路之输出端;以及一第二NMOS电晶体,其闸极连接该第二驱动电路之输出端,其汲极连接该第一驱动电路之输出端,以及其源极用以输出一输出电压。2.如申请专利范围第1项所述之充电泵浦电路,其中该输出电压値最高可达两倍该电源供应电压。3.如申请专利范围第1项所述之充电泵浦电路,其中当该电源供应电压等于2.5V时,该充电泵浦电路之泵浦效率约等于4.5V。图式简单说明:第一图绘示的是习知一种充电泵浦电路的电路图;第二图绘示的是经由逻辑电路产生之时脉讯号S1与S2的时脉图;第三图绘示的是依照本发明一较佳实施例的一种充电泵浦电路的电路图;以及第四图绘示的是习知充电泵浦电路与本发明充电泵浦电路之泵浦效率的线性比较图。
地址 新竹科学工业园区新竹巿力行二路三号