主权项 |
1.一种多余导体电子源,该电子源包含: 位于电子源之基质(11)上且位于像素区域(36)以内 之第一 电阻区(43); 位于基质(11)上且位于像素区域(36)以内之第二电 阻区( 44),第一电阻区(43)电气隔离第二电阻区(44); 电气耦接至第一电阻区(43)之第一行导体片(41);及 电气耦接至第二电阻区(44)并电气隔离第一行导体 片(43) 之第二行导体片(42)。2.一种多余导体电子源,该电 子源包含: 位于电子源之一像素区域(36)以内之一平面的多个 并列导 体(21,22),其中该等多个并列之导体彼此电气隔离; 位于像素区域以内且电气连接至该等多个并列导 体之第一 导体(21)的第一撷取栅组件(31),该第一撷取栅组件 具有 第一发射口(15); 位于像素区域以内且电气连接至该等多个并列导 体之第二 导体(22)的第二撷取栅组件(34),其中第二撷取栅组 件( 34)电气隔离第一撷取栅组件(31),该第二撷取栅组 件具 有第二发射口(15)。3.一种构成多余导体电子源之 方法,该方法包含: 构成多个导体(41,42)于电子源之第一平面与电子源 之 一像素区域(36)之内以致短路该等多个导体之第一 导体( 41)至电子源之第二平面之一导体(22)不会短路该等 多个 导体之剩余导体(42)至第二平面之导体(22)。4.根据 申请专利范围第2项之电子源,该电子源进一步包 含第三撷取栅组件(32),而第三撷取栅组件(32)几乎 平行 于像素区域(36)以内之第一撷取栅组件(34)并电气 连接至 第一撷取栅组件(34)。5.根据申请专利范围第4项之 电子源,该电子源进一步包 含第四撷取栅组件(31),而第四撷取栅组件(31)几乎 平行 于像素区域(36)以内之第一撷取栅组件(34)并电气 连接至 第二撷取栅组件(33)。图示简单说明 图1示意显示根据本发明之一显示装置之一放大侧 视部份 ; 图2示意显示根据本发明之一撷取栅之一部份的平 面图; 及 |