发明名称 接收信号相位检测电路
摘要 提供了一种电路规模较小的接收信号相位检测电路。该电路从一个已解调基带信号捅获一个帧同步信号,通过延迟电路(41,42)在帧同步信号的周期期间以与捕获的同步信号的比特流匹配的定时从已解调基带信号提取出一个码元流,当比特流中的比特为逻辑“0”时,将从码元流提取出的相应码元的相位旋转180°,在相位旋转之后输出该码元,当比特流中的比特为逻辑“1”时,从0°/180°相位旋转电路(43)输出从码元流提取出并旋转相位的相应码元,通过累加平均电路(45,46)对0°/180°相位旋转电路(43)在特定周期内的输出执行累加平均,通过22.5°相位旋转电路(48)旋转其输出的相位,由相位确定电路(49)确定其输出的相位。
申请公布号 CN1265249A 申请公布日期 2000.08.30
申请号 CN98807529.6 申请日期 1998.07.22
申请人 株式会社建伍 发明人 堀井昭浩;白石宪一
分类号 H04L27/22 主分类号 H04L27/22
代理机构 中原信达知识产权代理有限责任公司 代理人 方挺;余朦
主权项 1.一种接收信号相位检测电路,包括:帧同步信号捕获装置,用于从一个已解调基带信号捕获一个帧同步信号;提取装置,用于在一个码元流与由帧同步信号捕获装置捕获和再现的同步信号的比特流相一致的定时,从一个已解调基带信号提取出在帧同步信号的周期内的码元流;以及累积加/减平均电路,由提取装置提取出的码元流被输入到该电路,其中,当再现同步信号的比特流中的一个比特是逻辑“1”时,由提取装置提取的码元流中的相应码元被增加,而当再现同步信号的比特流中的一个比特是逻辑“0”时,由提取装置提取的码元流中的相应码元被减少,对预定期间内累积加/减的结果进行平均,其中,根据累积加/减平均电路的输出确定一个接收信号相位。
地址 日本东京
您可能感兴趣的专利