摘要 |
Die Erfindung bezieht sich auf eine Vorrichtung zum Ausgleich von Laufzeitunterschieden zwischen n seriellen Datenströmen (n = 2,3,...), die jeweils über parallele, optische Leitungen (1.1 ... 1.n) bertragen werden, wobei mittels der n seriellen Datenströme übertragbare Daten (D01.1 ... D01.n) als m-Bit-Worte (m = 1, 2, ...) ausgebildet sind. Es sind n Regenerierungseinrichtungen (2.1 ... 2.n) vorgesehen, wobei mit Hilfe der jeweiligen Regenerierungseinrichtungen (2.1 ... 2.n) Daten (D1.1 ... D1.n) und ein Takt (C1.1 ... C1.n) des Datenstroms regeneriert werden können. Ein Datenausgang und ein Taktausgang der Regenerierungseinrichtungen (2.1 ... 2.n) sind mit einer Laufzeitsteuereinrichtung (5.1 ... 5.n) verbunden, so dass die regenerierten Daten (D1.1 ... D1.n) und der regenerierte Takt (C1.1 ... C1.n) jeweils auf einen Dateneingang bzw. einen Takteingang der Laufzeitsteuereinrichtungen (7.1 ... 7.n) gegeben werden können. Die Laufzeitsteuereinrichtungen (7.1 ... 7.n) umfassen jeweils einen Demultiplexer zum Teilen der regenerierten Daten (D1.1 ... D1.n) und der regenerierten Takte (C1.1 ... C1.n) im Verhältnis 1:(x•m) (x = 1, 2, ...) und eine Ausrichtereinrichtung zum Verteilen der geteilten, regenerierten Daten (D2.1 ... D2.n) auf jeweils x•m parallele Datenausgönge (8.1 ... 8.m) der Laufzeitsteuereinrichtungen (7.1 ... 7.n).
|