发明名称 | 防止受静电破坏的电路基板及采用该电路基板的磁头 | ||
摘要 | 本发明提供一种可防止MR磁头元件受静电破坏的磁头及其制造方法。该磁头采用这样的电路基板,即该电路基板至少具备构成电路的一对导线15a、15b,分别与导线15a、15b连接的连接区23、24,分别形成在连接区23、24上的软凸焊点25、26,软凸焊点25、26是这样相邻地配置,在各软凸焊点25、26受挤压时,被压扁的周边部25a、26a重合。本发明采用具备该电路基板4的磁头。 | ||
申请公布号 | CN1282953A | 申请公布日期 | 2001.02.07 |
申请号 | CN00120910.8 | 申请日期 | 2000.08.01 |
申请人 | 阿尔卑斯电气株式会社 | 发明人 | 本西道治;诸江道明 |
分类号 | G11B5/11;G11B5/40 | 主分类号 | G11B5/11 |
代理机构 | 北京三幸商标专利事务所 | 代理人 | 刘激扬 |
主权项 | 权利要求书1.一种电路基板,至少具备构成电路的一对导线,与该对导线分别连接的连接区和分别形成在各连接区上的软凸焊点,上述软凸焊点按以下方式相邻地配置,即,在各软凸焊点受到挤压时,压扁的周边部能够相互重合。 | ||
地址 | 日本国东京都 |