发明名称 Loop de bloqueio de fase e método decorrente
摘要 <B>LOOP DE BLOQUEIO DE FASE E MéTODO DECORRENTE<D> Um loop de bloqueio de fase (PLL) de modulação direta, um oscilador controlado por tensão (VCO - 114). Um divisor (118) que tem uma primeira entrada de divisor acoplada ao VCO, e uma segunda entrada de divisor para receber uma seq³ência divisora de indução de modulação. Um detetor de fase (102) que tem uma primeira entrada de detetor acoplada ao divisor para receber a saída deste, e uma segunda entrada de detetor para receber uma entrada de referência. Um circuito de sintonia (306 e 406) é acoplado ao detetor de fase e ao VCO, o circuito de sintonia responsivo a um potencial de referência de DC variável de forma que o circuito de sintonia tenha uma resposta de freq³ência que seja constante sobre a largura da faixa de modulação pela qual o PLL é um PLL do tipo I com baixa distorção de modulação.
申请公布号 BR9905641(A) 申请公布日期 2000.10.03
申请号 BR19990005641 申请日期 1999.11.18
申请人 MOTOROLA, INC. 发明人 GREGORY REDMOND BLACK;LOUIS MICHAEL NIGRA;MICHAEL EDWARD DENZIN
分类号 H03L7/00;H03C3/09;H03L7/093;H03L7/197;H04B1/04;H04L27/12;(IPC1-7):H03L7/06 主分类号 H03L7/00
代理机构 代理人
主权项
地址