发明名称 用于降低因电路所致失真之一控制系统上的改良式引示检波技术
摘要 本发明提供一改进之引式检波技术供一含产生失真之电路系统之控制系统之用,其将此引式信号应用在电路上,并利用自引式信号而获得之资讯以抵销自电路之失真。
申请公布号 TW406485 申请公布日期 2000.09.21
申请号 TW087118783 申请日期 1998.11.11
申请人 朗讯科技公司 发明人 罗勃艾文弥尔
分类号 H04B15/00 主分类号 H04B15/00
代理机构 代理人 陈长文 台北巿敦化北路二○一号七楼
主权项 1.一种控制系统(200)有一输入,一输出及包含一产生失真之电路(108),一引式信号加至电路上,及该引式信号可提供资讯可由控制系统用来实质上消除失真,控制系统之特征为:一前馈回路(回路#3)耦合至控制系统以检出控制系统输出之引式信号,该处,控制系统获得自引式信号之资讯,控制系统利用该资讯将任何剩余之失真实质上消除。2.如申请专利范围第1项之控制系统,其中之前馈回路包含一相加器(214)将在控制系统输出之信号加在控制系统输入之信号以检出引式信号。3.如申请专利范围第2项之控制系统,其中之输入信号为一延迟电路(206)所延迟。4.如申请专利范围第2项之控制系统,其中之代数和系由一检波电路(218)所检出,该电路将该总和转换为至少一控制信号,供用以实质上消除任何剩余失真。5.如申请专利范围第1项之控制系统,其中之资讯系由检由之信号所获得以实质上系以检波电路消除剩余失真。6.如申请专利范围第1项之控制系统,其中在控制系统输出之信号由增益及相位电路(220)根据检波电路产生之控制信号加以修改。7.一种控制系统有一输入,一输出及包含一产生失真之电路(108),其中一引式信号加在电路上可提供资讯供控制电路以该资讯以消除失真,控制系统之特征为:一前馈回路(回路#3),其包含一增益及相位电路(220)耦合至控制系统之输出,一相加器(214)耦合至增益及相位电路以自控制系统检出引式信号,及一引式检波电路(218)以检出相加器之输出并将其转换为至少一个控制信号加至控制系统上以实质上消除任何剩余失真。8.如申请专利范围第7项之控制系统,其中相加器系将电路之输出代数加至控制系统之延迟输入信号以检出引式信号。9.如申请专利范围第7项之控制系统,其中之增益及相位电路可修改控制系统之输出,使在电路之一输入之引式信号与出现在相加器之另一输入上之引式信号实质上为反相。10.如申请专利范围第9项之控制系统,其中相加器之输出被检出并转换为至少一个控制信号加至增益及相位电路上以使增益及相位电路修改电路之输出。11.如申请专利范围第9项之控制系统,其中相加器之输出加至一引式检波电路上,其将相加器之输出转换为至少一个控制信号以加至控制系统上以实质上消除任何剩余之失真。12.一种控制系统有一电路(108)产生失真,一引式信号加在该电路上,控制系统包含:一前馈回路(回路#1)耦合至电路以隔绝引式信号及失真;一第二前馈回路(回路#2)耦合至第一前馈回路以自隔绝之引式信号获得资讯并用此资讯消除失真;及一第三前馈回路(回路#3)耦合至第一及第二前馈回路以自第二前馈回路检出引式信号及利用得自引式信号之资讯以消除任何剩余失真。13.如申请专利范围第12项之控制系统,其中该引式信号之检测系由将第二前馈回路之输出至有一相加器之控制系统之一延迟输入予以数学相加。14.如申请专利范围第13项之控制系统,其中之第三前馈回路有一增益及相位电路耦合至第二前馈回路,该增益及相位电路根据自相加器之输出而产生之控制信号而修改自第二前馈回路之信号。15.如申请专利范围第13项之控制系统,其中之引式信号由耦合至相加器之引式检波电路转换为至少一个控制信号,及该至少一个控制信号加至第二前馈回路以实质上消除任何剩余失真。16.一种方法供检测一加在一产生失真之电路上之引式信号,该电路耦合至一具有一输入及一输出之控制系统,该控制系统自引式信号获得资讯以消除失真,此方法包含下列步骤:将一输入信号加至控制系统之输入;及将控制系统之输出加至有一输入及一输出之相加器之输入信号。17.如申请专利范围第16项之方法,其中相加步骤尚包含下列步骤:将输入信号延迟;及依据自相加器产生之至少一个控制信号修改控制系统之输出。图式简单说明:第一图为一电路之频率响应曲线,显示电路在操作时之频率;第二图为利用回馈回路及一前馈回路之以往技艺控制系统之方块图;第三图为本发明之方块图。
地址 美国