摘要 |
Eine Gegentaktverstärkerschaltung umfaßt eine Gegentaktausgleichsschaltung mit einem P-Kanal-FET und einem N-Kanal-FET, die zwischen Zufuhrpotentialen VDD und VSS seriell verbunden sind, wobei eine Gatepotentialdifferenzschaltung die Enden OP und ON hat, die jeweilig mit den Gates der beiden FET verbunden sind, bei der die Spannung VPN zwischen OP und ON in Abhängigkeit von einem Steuersignal VG3 eingestellt wird, eine Eingangsschaltung zum Verändern von Potentialen von OP und ON als Reaktion auf eine Eingangsspannung VI, während die Spannung VPN zwischen OP und ON im wesentlichen konstant gehalten wird, eine Konstantstromquelle zum Ausgeben eines Referenzstroms IS und eine Leerlaufstromdetektions- und Vergleichsschaltung zum Detektieren eines Stroms, der zu einem Leerlaufstrom proportional ist, der durch den FET und FET fließt, und zum Erzeugen eines Steuersignals VG3 für die Schaltung, so daß sich der detektierte Strom einem Referenzstrom IS nähert. Bei einer anderen Konfiguration ist eine Spannungssteuerschaltung vorgesehen zum Vorsehen eines Potentials VB = alpha È VA - beta für das Gate des P-Kanal-FET als Reaktion auf ein Potential VA, das für das Gate des N-Kanal-FET vorgesehen wird, wobei alpha und beta vorbestimmte Werte sind, und eine Konstantstromquelle, die mit dem N-Kanal-FET parall verbunden ist, um den Leerlaufstrom fließen zu lassen.
|