发明名称 输出电路、输入电路及输出/输入电路
摘要 一种输出电路,其能将电压信号输出至电源电压高于该输出电路之电源电压之一电路,其优点在于该电压信号能快速上升至该输出电路之电源电压;一种输入电路,其能接收由电源电压高于该输出电路之电源电压之一电路所输出之电压信号,并将该电压信号往前传送至电源电压相等于该输出电路之电源电压之一电路,其优点在于该往前传送之信号之电压系相等于该输入电路之电源电压;以及一种输出/输入电路,其具有上述之两种优点。甚至,该输出电路系包括:一第一正常下为关闭态之场效电晶体,其具有为一导电态之通道,连接至第一节点之闸极,连接至第一电源之第一电极,以及连接至第二节点之第二电极;一第二正常下为关闭态之场效电晶体,其具有为一导电态之通道,连接至第三节点之闸极,连接至上述第二节点之第一电极,连接至第四节点之第二电极,以及连接至浮接之一第五节点之基极;一第三正常下为关闭态之场效电晶体,其具有为一导电态之通道,连接至第六节点之闸极,连接至上述第三节点之第一电极,连接至上述第四节点之第二电极,以及连接至上述第五节点之基极;一第四正常下为关闭态之场效电晶体,其具有相反导电态之通道,连接至上述第六节点之闸极,连接至上述第三节点之第一电极,以及连接至第二电源之第二电极;以及一反相装置,其输入端连接至上述第四节点,其输出端连接至上述第六节点。
申请公布号 TW401657 申请公布日期 2000.08.11
申请号 TW087104794 申请日期 1998.03.31
申请人 冲电气工业股份有限公司;冲微设计宫崎股份有限公司 发明人 河野治美;须志原昭博
分类号 H01L27/08;H03K19/094 主分类号 H01L27/08
代理机构 代理人 詹铭文 台北巿罗斯福路二段一○○号七楼之一
主权项 1.一种输出电路,其包括: 一第一型场效电晶体,其具有为一导电态之通道, 连接至第一节点之闸极,连接至第一电源 之第一电极,以及连接至第二节点之第二电极; 一第二型场效电晶体,其具有为一导电态之通道, 连接至第三节点之闸极,连接至上述第二 节点之第一电极,连接至第四节点之第二电极,以 及连接至浮接之第五节点之基极; 一第三型场效电晶体,其具有为一导电态之通道, 连接至第六节点之闸极,连接至上述第三 节点之第一电极,连接至上述第四节点之第二电极 ,以及连接至上述第五节点之基极; 一第四型场效电晶体,其具有相反导电态之通道, 连接至上述第六节点之闸极,连接至上述 第三节点之第一电极,以及连接至第二电源之第二 电极;以及 一反相装置,其输入端连接至上述第四节点,其输 出端连接至上述第六节点。2.如申请专利范围第1 项之输出电路,其更包括: 一延迟电路装置,其连接于具有一导电态之通道之 上述第三型场效电晶体之该闸极以及具有 一相反导电态之通道之上述第四型场效电晶体之 该闸极间。3.如申请专利范围第1项之输出电路,其 更包括: 一第五型场效电晶体,其包括一导电态之通道,连 接至上述第三节点之闸极,连接至上述第 二节点之第一电极,连接至上述第五节点之第二电 极,以及连接至上述第五节点之基极。4.如申请专 利范围第1项之输出电路,其更包括: 一第六型场效电晶体,其具有一导电态之通道,连 接至上述第一电源之闸极,连接至上述第 二节点之第一电极,连接至上述第五节点之第二电 极,以及连接至上述第五节点之基极。5.如申请专 利范围第1项之输出电路,其更包括: 连接至上述第一节点之第一输入端, 连接至第七节点之第二输入端, 连接至上述第四节点之输出端,以及 一第七型场效电晶体,其具有相反导电态之通道, 连接至上述第七节点之闸极,连接至上述 第二电源之第一电极,以及连接至上述第四节点之 第二电极。6.一种输出电路,其包括: 一第一型场效电晶体,其具有为一导电态之通道, 连接至第一节点之闸极,连接至第一电源 之第一电极,以及连接至第二节点之第二电极; 一第二型场效电晶体,其具有为一导电态之通道, 连接至第三节点之闸极,连接至上述第二 节点之第一电极,连接至第四节点之第二电极,以 及连接至浮接之一第五节点之基极; 一第三型场效电晶体,其具有为一导电态之通道, 连接至第六节点之闸极,连接至上述第三 节点之第一电极,连接至上述第四节点之第二电极 ,以及连接至上述第五节点之基极; 一第四型场效电晶体,其具有相反导电态之通道, 连接至上述第一电源之闸极,连接至上述 第四节点之第一电极,以及连接至第七节点之第二 电极; 一第五型场效电晶体,其包括一导电态之通道,连 接至上述第三节点之闸极,连接至上述第 七节点之第一电极,连接至上述第四节点之第二电 极,以及连接至上述第五节点之基极; 一反相装置,其输入端连接至上述第七节点,其输 出端连接至第八节点; 一第六型场效电晶体,其具有相反导电态之通道, 连接至上述第八节点之闸极,连接至第二 电源之第一电极,以及连接至上述第六节点之第二 电极;以及 一第七型场效电晶体,其具有相反导电态之通道, 连接至上述第一电源之闸极,连接至上述 第六节点之第一电极,以及连接至上述第三节点之 第二电极。7.如申请专利范围第6项之输出电路,其 更包括: 一第八型场效电晶体,其包括一导电态之通道,连 接至上述第一电源之闸极,连接至上述第 一电源之第一电极,以及连接至上述第七节点之第 二电极。8.如申请专利范围第6项之输出电路,其更 包括: 一第九型场效电晶体,其具有一导电态之通道,连 接至上述第三节点之闸极,连接至上述第 二节点之第一电极,连接至上述第五节点之第二电 极,以及连接至上述第五节点之基极。9.如申请专 利范围第6项之输出电路,其更包括: 一第十型场效电晶体,其具有一导电态之通道,连 接至上述第一电源之闸极,连接至上述第 四节点之第一电极,连接至上述第五节点之第二电 极,以及连接至上述第五节点之基极。10.如申请专 利范围第6项之输出电路,其更包括: 连接至上述第一节点之第一输入端, 连接至第九节点之第二输入端, 连接至上述第四节点之输出端, 一第十一型场效电晶体,其具有相反导电态之通道 ,连接至上述第九节点之闸极,连接至上 述第二电源之第一电极,以及连接至第十节点之第 二电极;以及 一第十二型场效电晶体,其具有相反导电态之通道 ,连接至上述第一电源之闸极,连接至上 述第十节点之第一电极,以及连接至第四节点之第 二电极。11.一种输出电路,其包括: 一第一型场效电晶体,其具有为一导电态之通道, 连接至第一节点之闸极,连接至第一电源 之第一电极,以及连接至第二节点之第二电极; 一第二型场效电晶体,其具有为一导电态之通道, 连接至第三节点之闸极,连接至上述第二 节点之第一电极,连接至第四节点之第二电极,以 及连接至浮接之一第五节点之基极; 一第三型场效电晶体,其具有为一导电态之通道, 连接至第六节点之闸极,连接至上述第三 节点之第一电极,连接至上述第四节点之第二电极 ,以及连接至上述第五节点之基极; 一第四型场效电晶体,其具有相反导电态之通道, 连接至上述第一电源之闸极,连接至上述 第四节点之第一电极,以及连接至第七节点之第二 电极; 一第五型场效电晶体,其包括一导电态之通道,连 接至上述第三节点之闸极,连接至上述第 七节点之第一电极,连接至上述第四节点之第二电 极,以及连接至上述第五节点之基极; 一NOR闸装置,其包括连接至上述第七节点之一第一 输入端,连接至第八节点之一第二输入 端,以及连接至第九节点之输出端; 一第六型场效电晶体,其具有相反导电态之通道, 连接至上述第九节点之闸极,连接至第二 电源之第一电极,以及连接至第十节点之第二电极 ; 一第七型场效电晶体,其具有相反导电态之通道, 连接至上述第一电源之闸极,连接至上述 第十节点之第一电极,以及连接至上述第三节点之 第二电极; 一第八型场效电晶体,其具有相反导电态之通道, 连接至上述第一电源之闸极,连接至上述 第三节点之第一电极,以及连接至第十一节点之第 二电极; 一第九型场效电晶体,其具有相反导电态之通道, 连接至上述第八节点之闸极,连接至上述 第十一节点之第一电极,以及连接至上述第一节点 之第二电极; 一第十型场效电晶体,其具有相反导电态之通道, 连接至第十二节点之闸极,连接至上述第 十节点之第一电极,以及连接至上述第六节点之第 二电极;以及 一第十一型场效电晶体,其具有一导电态之通道, 连接至上述第十二节点之闸极,连接至上 述第一电源之第一电极,以及连接至上述第六节点 之第二电极。12.如申请专利范围第11项之输出电 路,其更包括: 一第十二型场效电晶体,其包括一导电态之通道, 连接至上述第一电源之闸极,连接至上述 第一电源之第一电极,以及连接至上述第七节点之 第二电极。13.如申请专利范围第11项之输出电路, 其更包括: 一第十三型场效电晶体,其具有一导电态之通道, 连接至上述第三节点之闸极,连接至上述 第二节点之第一电极,连接至上述第五节点之第二 电极,以及连接至上述第五节点之基极。14.如申请 专利范围第11项之输出电路,其更包括: 一第十四型场效电晶体,其具有一导电态之通道, 连接至上述第一电源之闸极,连接至上述 第四节点之第一电极,连接至上述第五节点之第二 电极,以及连接至上述第五节点之基极。15.如申请 专利范围筑11项之输出电路,其更包括: 连接至上述第一节点之第一输入端, 连接至第十三节点之第二输入端, 连接至上述第十二节点之第三输入端, 连接至上述第八节点之第四输入端, 连接至上述第四节点之输出端, 一第十五型场效电晶体,其具有相反导电态之通道 ,连接至上述第十三节点之闸极,连接至 上述第二电源之第一电极,以及连接至第十四节点 之第二电极;以及 一第十六型场效电晶体,其具有相反导电态之通道 ,连接至上述第一电源之闸极,连接至上 述第十四节点之第一电极,以及连接至第四节点之 第二电极。16.一种输入电路,其包括: 一第一型场效电晶体,其具有为一导电态之通道, 连接至第一电源之闸极,连接至上述第一 电源之第一电极,以及连接至第一节点之第二电极 ; 一第二型场效电晶体,其具有为一导电态之通道, 连接至上述第二节点之闸极,连接至上述 第一节点之第一电极,连接至第三节点之第二电极 ,以及连接至浮接之第四节点之基极; 一第三型场效电晶体,其具有为一导电态之通道, 连接至上述第一电源之闸极,连接至上述 第二节点之第一电极,连接至上述第三节点之第二 电极,以及连接至上述第四节点之基极; 一第四型场效电晶体,其具有相反导电态之通道, 连接至上述第一电源之闸极,连接至上述 第三节点之第一电极,以及连接至第五节点之第二 电极; 一第五型场效电晶体,其包括一导电态之通道,连 接至上述第二节点之闸极,连接至上述第 五节点之第一电极,连接至上述第三节点之第二电 极,以及连接至上述第四节点之基极; 一反相装置,其包括连接至上述第五节点之输入端 ,以及连接至第六节点之输出端; 一第六型场效电晶体,其具有相反导电态之通道, 连接至上述第六节点之闸极,连接至第二 电源之第一电极,以及连接至第七节点之第二电极 ;以及 一第七型场效电晶体,其具有相反导电态之通道, 连接至上述第一电源之闸极,连接至上述 第七节点之第一电极,以及连接至上述第二节点之 第二电极。17.如申请专利范围第16项之输入电路, 其更包括: 一第八型场效电晶体中,其包括一导电态之通道, 连接至上述第一电源之闸极,连接至上述 第一电源之第一电极,以及连接至上述第五节点之 第二电极。18.如申请专利范围第16项之输入电路, 其更包括: 一第九型场效电晶体,其包括一导电态之通道,连 接至上述第二电源之闸极,连接至上述第 一电源之第一电极,以及连接至上述第五节点之第 二电极。19.如申请专利范围第16项之输入电路,其 更包括: :一第十型场效电晶体,其包括一相反导电态之通 道,连接至上述第一电源之闸极,连接至 上述第五节点之第一电极,以及连接至上述第二电 源之第二电极。20.如申请专利范围第16项之输入 电路,其更包括: 一第十一型场效电晶体,其包括一相反导电态之通 道,连接至上述第一电源之闸极,连接至 上述第三节点之第一电极,以及连接至第八节点之 第二电极,以及 一第十二型场效电晶体,其包括一导电态之通道, 连接至上述第八节点之闸极,连接至上述 第一电源之第一电极,连接至上述第三节点之第二 电极,以及连接至上述第四节点之基极。21.如申请 专利范围第16项之输入电路,其更包括: 一第十三型场效电晶体,其包括一相反导电态之通 道,连接至上述第一电源之闸极,连接至 上述第二电源之第一电极,以及连接至第八节点之 第二电极,以及 一第十四型场效电晶体,其包括一相反导电态之通 道,连接至上述第一电源之闸极,连接至 上述第八节点之第一电极,以及连接至上述第三节 点之第二电极。22.如申请专利范围第16项之输入 电路,其更包括: 一第十五型场效电晶体,其包括一导电态之通道, 连接至上述第二电源之闸极,连接至上述 第一电源之第一电极,连接至上述第四节点之第二 电极,以及连接至上述第四节点之基极。23.如申请 专利范围第16项之输入电路,其更包括: 一第十六型场效电晶体,其包括一导电态之通道, 连接至上述第一电源之闸极,连接至上述 第三节点之第一电极,连接至上述第四节点之第二 电极,以及连接至上述第四节点之基极。24.如申请 专利范围第16项之输入电路,其更包括: 连接至上述第三节点之一输入端; 连接至上述第五节点之一输出端; 一第十七型场效电晶体,其包括一相反导电态之通 道,连接至上述第二电源之闸极,连接至 上述第二电源之第一电极,连接至上述第八节点之 第二电极;以及 一第十八型场效电晶体,其包括一相反导电态之通 道,连接至上述第一电源之闸极,连接至 上述第八节点之第一电极,连接至上述第三节点之 第二电极。25.如申请专利范围第24项之输入电路, 其更包括: 一第十九型场效电晶体,其包括一相反导电态之通 道,连接至上述第一电源之闸极,连接至 上述第八节点之第一电极,以及连接至上述第二电 源之第二电极。26.一种输入电路,其包括: 一输入端,其连接至第一节点; 一第一型场效电晶体,其包括一导电态之通道,连 接至上述第一节点之闸极,连接至第一电 源之第一电极,连接至第二节点之第二电极,以及 连接至浮接之一第二节点之基极; 一第二型场效电晶体,其包括一导电态之通道,连 接至上述第一电源之闸极,连接至上述第 一节点之第一电极,连接至第三节点之第二电极, 以及连接至上述第二节点之基极; 一负载电路,其包括连接至上述第三节点之一第一 端以及连接至第二电源之一第二端; 一第三型场效电晶体,其包括一相反导电态之通道 ,连接至上述第一电源之闸极,连接至上 述第三节点之第一电极,以及连接至第四节点之第 二电极; 一比较电路装置,其包括连接至上述第四节点之一 输入端,以及连接至第五节点之输出端; 以及 一输出端,其连接至上述第五节点。27.一种输入电 路,其包括: 一输入端,其连接至第一节点; 一第一型场效电晶体,其包括一导电态之通道,连 接至上述第一节点之闸极,连接至第一电 源之第一电极,连接至浮接之一第二节点之第二电 极,以及连接至上述第二节点之基极; 一第二型场效电晶体,其包括一导电态之通道,连 接至上述第一电源之闸极,连接至上述第 一节点之第一电极,连接至第三节点之第二电极, 以及连接至上述第二节点之基极; 一负载电路,其包括连接至上述第三节点之第一端 以及连接至第二电源之第二端; 一第三型场效电晶体,其包括一相反导电态之通道 ,连接至上述第一电源之闸极,连接至上 述第三节点之第一电极,以及连接至第四节点之第 二电极; 一第四型场效电晶体,其包括一相反导电态之通道 ,连接至上述第四节点之闸极,连接至第 五节点之第一电极,以及连接至上述第二电源之第 二电极; 一第五型场效电晶体,其包括一导电态之通道,连 接至上述第四节点之闸极,连接至第六节 点之第一电极,连接至上述第五节点之第二电极, 以及连接至上述第六节点之基极; 一反相装置,其包括连接至上述第五节点之输入端 ,以及连接至第七节点之输出端; 一第六型场效电晶体,其包括一导电态之通道,连 接至上述第七节点之闸极,连接至上述第 一电源之第一电极,以及连接至上述第六节点之第 二电极; 一第七型场效电晶体,其包括一相反导电态之通道 ,连接至上述第七节点之闸极,连接至上 述第六节点之第一电极,以及连接至上述第一电源 之第二电极;以及 一输出端,其连接至上述第七节点。28.一种输出/ 输入电路,其包括: 一输出电路,上述输出电路包括: 一第一型场效电晶体,其具有为一导电态之通道, 连接至第一节点之闸极,连接至第一电源 之第一电极,以及连接至第二节点之第二电极; 一第二型场效电晶体,其具有为一导电态之通道, 连接至第三节点之闸极,连接至上述第二 节点之第一电极,连接至第四节点之第二电极,以 及连接至浮接之一第五节点之基极; 一第三型场效电晶体,其具有为一导电态之通道, 连接至第六节点之闸极,连接至上述第三 节点之第一电极,连接至上述第四节点之第二电极 ,以及连接至上述第五节点之基极; 一第四型场效电晶体,其具有相反导电态之通道, 连接至上述第一电源之闸极,连接至上述 第四节点之第一电极,以及连接至第七节点之第二 电极; 一第五型场效电晶体,其包括一导电态之通道,连 接至上述第三节点之闸极,连接至上述第 七节点之第一电极,连接至上述第四节点之第二电 极,以及连接至上述第五节点之基极; 一NOR闸装置,其包括连接至上述第七节点之一第一 输入端,连接至第八节点之一第二输入 端,以及连接至第九节点之输出端; 一第六型场效电晶体,其具有相反导电态之通道, 连接至上述第九节点之闸极,连接至第二 电源之第一电极,以及连接至第十节点之第二电极 ; 一第七型场效电晶体,其具有相反导电态之通道, 连接至上述第一电源之闸极,连接至上述 第十节点之第一电极,以及连接至上述第三节点之 第二电极; 一第八型场效电晶体,其具有相反导电态之通道, 连接至上述第一电源之闸极,连接至上述 第三节点之第一电极,以及连接至第十一节点之第 二电极; 一第九型场效电晶体,其具有相反导电态之通道, 连接至上述第八节点之闸极,连接至上述 第十一节点之第一电极,以及连接至上述第一节点 之第二电极; 一第十型场效电晶体,其具有相反导电态之通道, 连接至第十二节点之闸极,连接至上述第 十节点之第一电极,以及连接至上述第六节点之第 二电极; 一第十一型场效电晶体,其具有一导电态之通道, 连接至上述第十二节点之闸极,连接至上 述第一电源之第一电极,以及连接至上述第六节点 之第二电极; 连接至上述第一节点之第一输入端; 连接至第十三节点之第二输入端; 连接至上述第十二节点之第三输入端, 连接至上述第八节点之第四输入端, 连接至上述第四节点之第一输出端, 一第十二型场效电晶体,其具有相反导电态之通道 ,连接至上述第十三节点之闸极,连接至 上述第二电源之第一电极,以及连接至第十四节点 之第二电极;以及 一第十三型场效电晶体,其具有相反导电态之通道 ,连接至上述第一电源之闸极,连接至上 述第十四节点之第一电极,以及连接至第四节点之 第二电极;以及 一输入电路,该输入电路更包括: 一第五输入端,其连接至第五节点; 一第十四型场效电晶体,其包括一导电态之通道, 连接至上述第十五节点之闸极,连接至上 述第一电源之第一电极,连接至浮接之一第十六节 点之第二电极,以及连接至上述第十六节 点之基极; 一第十五型场效电晶体,其包括一导电态之通道, 连接至上述第一电源之闸极,连接至上述 第十五节点之第一电极,连接至第十七节点之第二 电极,以及连接至上述第十六节点之基极 ; 一负载电路,其包括连接至上述第十七节点之一第 一端以及连接至上述第二电源之一第二端 ; 一第十六型场效电晶体,其包括一相反导电态之通 道,连接至上述第一电源之闸极,连接至 上述第十七节点之第一电极,以及连接至第十八节 点之第二电极; 一比较电路装置,其包括连接至上述第十八节点之 一输入端,以及连接至第十九节点之输出 端;以及 一第二输出端,其连接至上述第十五节点;其中, 上述输出电路之上述第三输入端系连接至上述输 入电路之上述第二输出端;上述输出电路之 上述第一输出端系连接至一外部电路;以及上述输 入电路之上述第五输入端系连接至上述外 部电路之电源。29.一种输出/输入电路其包括: 一输出电路,该输出电路系包括: 一输出电路,上述输出电路包括: 一第一型场效电晶体,其具有为一导电态之通道, 连接至第一节点之闸极,连接至第一电源 之第一电极,以及连接至第二节点之第二电极; 一第二型场效电晶体,其具有为一导电态之通道, 连接至第三节点之闸极,连接至上述第二 节点之第一电极,连接至第四节点之第二电极,以 及连接至浮接之一第五节点之基极; 一第三型场效电晶体,其具有为一导电态之通道, 连接至第六节点之闸极,连接至上述第三 节点之第一电极,连接至上述第四节点之第二电极 ,以及连接至上述第五节点之基极; 一第四型场效电晶体,其具有相反导电态之通道, 连接至上述第一电源之闸极,连接至上述 第四节点之第一电极,以及连接至第七节点之第二 电极; 一第五型场效电晶体,其包括一导电态之通道,连 接至上述第三节点之闸极,连接至上述第 七节点之第一电极,连接至上述第四节点之第二电 极,以及连接至上述第五节点之基极; 一NOR闸装置,其包括连接至上述第七节点之一第一 输入端,连接至第八节点之一第二输入 端,以及连接至第九节点之输出端; 一第六型场效电晶体,其具有相反导电态之通道, 连接至上述第九节点之闸极,连接至第二 电源之第一电极,以及连接至第十节点之第二电极 ; 一第七型场效电晶体,其具有相反导电态之通道, 连接至上述第一电源之闸极,连接至上述 第十节点之第一电极,以及连接至上述第三节点之 第二电极; 一第八型场效电晶体,其具有相反导电态之通道, 连接至上述第一电源之闸极,连接至上述 第三节点之第一电极,以及连接至第十一节点之第 二电极; 一第九型场效电晶体,其具有相反导电态之通道, 连接至上述第八节点之闸极,连接至上述 第十一节点之第一电极,以及连接至上述第一节点 之第二电极; 一第十型场效电晶体,其具有相反导电态之通道, 连接至第十二节点之闸极,连接至上述第 十节点之第一电极,以及连接至上述第六节点之第 二电极; 一第十一型场效电晶体,其具有一导电态之通道, 连接至上述第十二节点之闸极,连接至上 述第一电源之第一电极,以及连接至上述第六节点 之第二电极; 连接至上述第一节点之第一输入端; 连接至第十三节点之第二输入端; 连接至上述第十二节点之第三输入端, 连接至上述第八节点之第四输入端, 连接至上述第四节点之第一输出端, 一第十二型场效电晶体,其具有相反导电态之通道 ,连接至上述第十三节点之闸极,连接至 上述第二电源之第一电极,以及连接至第十四节点 之第二电极;以及 一第十三型场效电晶体,其具有相反导电态之通道 ,连接至上述第一电源之闸极,连接至上 述第十四节点之第一电极,以及连接至第四节点之 第二电极;以及 一输入电路,该输入电路系包括: 一第五输入端,其连接至第十五节点; 一第十四型场效电晶体,其包括一导电态之通道, 连接至上述第十五节点之闸极,连接至上 述第一电源之第一电极,连接至浮接之一第十六节 点之第二电极,以及连接至上述第十六节 点之基极; 一第十五型场效电晶体,其包括一导电态之通道, 连接至上述第一电源之闸极,连接至上述 第十五节点之第一电极,连接至第十七节点之第二 电极,以及连接至上述第十六节点之基极 ; 一负载电路,其包括连接至上述第十七节点之一第 一端以及连接至上述第二电源之一第二端 ; 一第十六型场效电晶体,其包括一相反导电态之通 道,连接至上述第一电源之闸极,连接至 上述第十七节点之第一电极,以及连接至第十八节 点之第二电极; 一第十七型场效电晶体;其包括一相反导电态之通 道,连接至上述第十八节点之闸极,连接 至第十九节点之第一电极,以及连接至上述第二电 源之第二电极; 一第十八型场效电晶体,其包括一导电态之通道, 连接至上述第十八节点之闸极,连接至第 二十节点之第一电极,连接至上述第十九节点之第 二电极;以及连接至上述第二十节点之基 极; 一反相装置,其包括连接至上述第十九节点之输入 端,以及连接至第二十一节点之输出端; 一第十九型场效电晶体,其包括一导电态之通道, 连接至上述第二十一节点之闸极,连接至 上述第一电源之第一电极,以及连接至上述第二十 节点之第二电极; 一第二十型场效电晶体,其包括一相反导电态之通 道,连接至上述第二十一节点之闸极,连 接至上述第二十节点之第一电极,以及连接至上述 第一电源之第二电极;以及 一第二输出端,其连接至上述第二十一节点; 其中,上述输出电路之上述第三输入端系连接至上 述输入电路之上述第二输出端;上述输出 电路之上述第一输出端系连接至一外部电路;以及 上述输入电路之上述第五输入端系连接至 上述外部电路之电源。30.一种输出/输入电路,其 包括: 一第一型场效电晶体,其包括一导电态之通道,连 接至上述第一节点之闸极,连接至第一电 源之第一电极,连接至第二节点之第二电极; 一第二型场效电晶体,其包括一导电态之通道,连 接至第三节点之闸极,连接至上述第二节 点之第一电极,连接至第四节点之第二电极,以及 连接至浮接之一第五节点之基极; 一第三型场效电晶体,其包括一导电态之通道,连 接至上述第一电源之闸极,连接至上述第 三节点之第一电极,连接至上述第四节点之第二电 极,以及连接至上述第五节点之基极; 一第四型场效电晶体,其包括一相反导电态之通道 ,连接至上述第一电源之闸极,连接至上 述第四节点之第一电极,以及连接至第六节点之第 二电极; 一第五型场效电晶体,其包括一导电态之通道,连 接至上述第三节点之闸极,连接至上述第 六节点之第一电极,连接至上述第四节点之第二电 极,以及连接至上述第五节点之基极; 一反相装置,其具有连接至上述第六节点之输入端 ,以及连接至第七节点之输出端; 一第六型场效电晶体,其包括一相反导电态之通道 ,连接至上述第七节点之闸极,连接至第 二电源之第一电极,以及连接至第八节点源之第二 电极; 一第七型场效电晶体,其包括一相反导电态之通道 ,连接至第九节点之闸极,连接至上述第 八节点之第一电极,以及连接至第十节点之第二电 极; 一第八型场效电晶体,其包括一相反导电态之通道 ,连接至第十一节点之闸极,连接至上述 第十节点之第一电极,以及连接至上述第一电极之 第二电极;以及 一第九型场效电晶体,其包括一相反导电态之通道 ,连接至上述第一电源之闸极,连接至上 述第十节点之第一电极,以及连接至上述第三节点 之第二电极。31.如申请专利范围第30项之输出/输 入电路,其更包括: 一第十型场效电晶体,其包括一导电态之通道,连 接至上述第一电源之闸极,连接至上述第 一电源之第一电极,以及连接至上述第六节点之第 二电极。32.如申请专利范围第30项之输出/输入电 路,其更包括: 一第十一型场效电晶体,其包括一导电态之通道, 连接至上述第三节点之闸极,连接至上述 第二节点之第一电极,连接至上述第五节点之第二 电极,以及连接至上述第五节点之基极。33.如申请 专利范围第30项之输出/输入电路,其更包括: 一第十二型场效电晶体,其包括一导电态之通道, 连接至上述第一电源之闸极,连接至上述 第四节点之第一电极,连接至上述第五节点之第二 电极,以及连接至上述第五节点之基极。34.如申请 专利范围第30项之输出/输入电路,其更包括: 一第一输入端,其连接至上述第一节点; 一第二输入端,其连接至上述第十一节点; 一第三输入端,其连接至上述第九节点; 一第四输入端,其连接至第十二节点; 一输出端,其连接至上述第六节点; 一输出/输入端,其连接至上述第四节点; 一第十三型场效电晶体,其包括一反向导电态之通 道,连接至第十二节点之闸极,连接至上 述第二电源之第一电极,以及连接至第十三节点之 第二电极;以及 一第十四型场效电晶体,其包括一反向导电态之通 道,连接至上述第一电源之闸极,连接至 上述第十三节点之第一电极,以及连接至上述第四 节点之第二电极。图式简单说明: 第一图系习知输出电路之电路图; 第二图系输入端与输出端电位之时序图; 第三图系习知输入电路之电路图; 第四图系输入端与节点(Y)电位之时序图; 第五图系本发明之第一实施例之输出电路之电路 图; 第六图A系本发明之第一实施例之输出电路中之某 些端点与节点电位之时序图; 第六图B系流经本发明之第一实施例之输出电路之 电源中之电流之时序图; 第七图系本发明之第二实施例之输出电路之电路 图; 第八图A系本发明之第二实施例之输出电路中之某 些端点与节点电位之时序图; 第八图B系流经本发明之第二实施例之输出电路之 电源中之电流之时序图; 第九图系本发明之第三实施例之输出电路之电路 图; 第十图A系本发明之第三实施例之输出电路中之某 些端点与节点电位之时序图; 第十图B系流经本发明之第三实施例之输出电路之 电源中之电流之时序图; 第十一图系本发明之第四实施例之输出电路之电 路图; 第十二图A系将本发明之第四实施例之输出电路与 操作于3V电源下之外部电路合并所得 之方块图; 第十二图B系将本发明之第四实施例之输出电路与 操作于5V电源下之外部电路合并所得 之方块图; 第十三图A系在选择输入端(SEL)端点电位为低之情 况下,本发明之第四实施例之输出电 路中之某些端点与节点电位之时序图; 第十三图B系在选择输入端(SEL)端点电位为高之情 况下,本发明之第四实施例之输出电 路中之某些端点与节点电位之时序图; 第十四图系本发明之第五实施例之输入电路之电 路图; 第十五图系本发明之第六实施例之输入电路之电 路图; 第十六图系本发明之第七实施例之输入电路之电 路图; 第十七图系本发明之第八实施例之输入电路之电 路图; 第十八图A系回应于将输入端(IN)移位至开路状态 之动作,而导致将其阻抗态由OV电位 移位至高状态下,输入端与A1之电位之时序图; 第十八图B系回应于将输入端(IN)移位至开路状态 之动作,而导致将其阻抗态由5V电位 移位至高状态下,输入端与A1之电位之时序图; 第十九图系本发明之第九实施例之输入电路之电 路图; 第二十图系本发明之第十实施例之输入电路之电 路图; 第二十一图系本发明之第十一实施例之输入电路 之电路图; 第二十二图A系将本发明之第十一实施例之输入电 路、本发明之第四实施例之输出电路 以及操作于5V电源下之外部电路合并所得之方块 图; 第二十二图B系将本发明之第十一实施例之输入电 路、本发明之第四实施例之输出电路 以及操作于3V电源下之外部电路合并所得之方块 图; 第二十三图系本发明之第十一实施例之输入电路 中之某些端点电位之时序图; 第二十四图系本发明之第十二实施例之输入电路 之电路图; 第二十五图A系本发明之第十二实施例之输入电路 中之某些端点与节点电位之时序图; 第二十五图B系流经本发明之第十二实施例之输入 电路之电源中之电流之时序图; 第二十六图系本发明之第十三实施例之输出/输入 电路之电路图; 第二十七图A系本发明之第十三实施例之输出电路 中之某些端点与节点电位之时序图; 第二十七图B系本发明之第十三实施例之输出电路 中之某些端点与节点电位之时序图; 以及 第二十七图C系流经本发明之第十三实施例之输出 电路之电源中之电流之时序图。
地址 日本