发明名称 液晶显示装置及其显示方法
摘要 一种显示装置,包括有一个显示面板,具有排列成矩阵格式的多个显示像素点。一个第一驱动器电路,可以与第一时钟信号同步的方式将影像资料依序供应至显示面板的多条垂直线上。一个第二驱动器电路,可以与第二时钟信号同步的方式依序驱动多条水平线。一个控制电路,可控制该第二驱动器电路要依序驱动该等水平线的驱动时间,而使得自该第一驱动器电路上以与第一时钟信号同步之方式供应出而相当于一条水平线的相同影像资料能在每隔依据影像要在垂直方向上放大并显示在显示面板上之放大率而决定的N条水平线(N是整数),而供应至二条连续的水平线内。
申请公布号 TW394909 申请公布日期 2000.06.21
申请号 TW085112252 申请日期 1996.10.07
申请人 富士通股份有限公司 发明人 田口善久;田中克宪;小野寺俊也;岸田克彦;宫本启文;矶贝博之;甲斐勉
分类号 G09B3/20 主分类号 G09B3/20
代理机构 代理人 恽轶群 台北巿南京东路三段二四八号七楼;康伟言 台北巿南京东路三段二四八号七楼
主权项 1.一种显示装置,包含有:一显示面板,具有排列成矩阵格式的多个显示像素点;一第一驱动器电路,可以与第一时钟信号同步的方式将影像资料依序供应至该显示面板的多条垂直线上;一第二驱动器电路,可以与第二时钟信号同步的方式依序驱动多条水平线;以及一控制电路,可控制该第二驱动器电路要依序驱动该等水平线的驱动时间,而使得自该第一驱动器电路上以和与第一时钟信号同步之方式供应出而等于一条水平线的相同影像资料能在每隔依据影像要在垂直方向上放大并显示在显示面板上之非整数放大率而决定的N条水平线(N是整数),而供应至二条连续的水平线内。2.如申请专利范围第1项之显示装置,其中:该控制电路可将该第二驱动器电路控制成使等于二条连续水平线之预定量的影像资料能被供应至该等水平线之每一条上,而使该预定量影像资料的第一半段先供应至一条水平线,然后再将其第二半段接着供应至该条水平线;以及该控制电路可进一步将该第二驱动器电路控制成使该第二驱动器电路能在该第二时钟信号的每一循环中驱动二条连续的水平线,并可在该相同的影像资料供至该二条连续水平线之一条内时,防止该预定量之影像资料的第二半段被供应至该条水平线上。3.如申请专利范围第2项之显示装置,其中该控制电路可将该第二驱动器电路控制成使该等水平线之每一条均系在一个相当于第二时钟信号之循环二倍的时间内自该第一驱动器电路上供应以该相当于二条连续水平线之预定量的影像资料。4.如申请专利范围第2项之显示装置,其中该控制电路可产生一个致能信号,其包括有一脉波,可防止第一驱动器电路将该相同的影像资料供应至该二条连续水平线的该一条上。5.如申请专利范围第2项之显示装置,其中该控制电路可将该第二驱动器电路控制成使该影像资料在一个小于该第二时钟信号之循环的固定时段内供应至该等水平线上。6.如申请专利范围第1项之显示装置,其中该数字N系依据该放大率而自外部加以选择,以使该放大率可以改变。7.如申请专利范围第1项之显示装置,其中该控制电路可根据该放大率而控制一条启始水平线,而影像资料则系自该条启始水平线开始依序供应至该等水平线上。8.如申请专利范围第1项之显示装置,进一步包含另一控制电路,其可控制第一驱动器电路要依序将该影像资料供应至该等水平线上的驱动时间,而使得包含在该影像资料内的相同像素点资料能在被每隔依据影像要在水平方向上加以放大并显示在该显示面板上之另一放大率而决定之M个像素点(M是整数)而加以驱动的情形下连续地供应至一条水平线内。9.如申请专利范围第8项之显示装置,其中数字N是等于数字M,而该有关于垂直方向的放大率是等于该有关于水平方向的另一放大率。10.如申请专利范围第8项之显示装置,其中该另一个控制电路可将该第一驱动器电路控制成使得影像资料能以与依据该显示面板的多个像素点及该与水平方向有关的另一放大率而定之时序而依序供应至该等水平线。11.如申请专利范围第1项之显示装置,其中该显示面板系液晶显示面板。12.一种用以控制显示装置的方法,该显示装置包含有一个显示面板,其具有安排成矩阵格式的多个像素点,该方法包含有下列步骤:(a)以和第一时钟信号同步的方式,依序将影像资料供应至该显示面板的多条垂直线上;(b)以和第二时钟信号同步的方式,依序驱动多条水平线;以及(c)控制该等多条水平线在步骤(b)中被依序驱动的驱动时间,而使得等于一条水平线的相同影像资料会以和该第一时钟信号同步的方式,在每隔依据影像要在垂直方向上加以放大并显示在该显示面板上之非整数放大率而决定的N条水平线(N是整数)而供应至二条连续的水平线内。13.如申请专利范围第12项之方法,进一步包含有下列步骤:(d)控制步骤(b),而使得等于二条连续水平线的预定量之影像资料能被供应至该等水平线的每一条,而使得该预定量之影像资料的第一半段系先供应至一条水平线内,然后再将其第二半段接着供应至该条水平线内;以及(e)控制步骤(b),而使得在该第二时钟信号的每一循环中均有二条连续的水平线被驱动,而在该相同的影像资料被供应至该二条连续水平线之一条内时,该预定量的影像资料的第二半段会被阻止而无法供应至该条水平线内。14.如申请专利范围第13项之方法,进一步包含有控制该步骤(b),以使得该等水平线之每一条在一段等于该第二时钟信号之循环二倍的时段内均会被供应以该等于二条连续水平线的预定量影像资料的步骤。15.如申请专利范围第13项之方法,进一步包含有控制该步骤(b),以使得该影像资料会在一段小于第二时钟信号之循环的固定时段内依序供应至该等水平线内的步骤。16.如申请专利范围第12项之方法,进一步包含有控制该步骤(a),以使得包含在该影像资料内的相同像素点资料能在被每隔依据影像要在水平方向上加以放大并显示在该显示面板上之另一放大率而决定之M个像素点(M是整数)而加以驱动的情形下连续地供应至一条水平线内。17.一种显示装置,包含有:一显示面板,具有安排成矩阵格式的多个显示像素点;一第一驱动器电路,其可以和第一时钟信号同步的方式,依序供应影像资料至该显示面板的多条垂直线上;一第二驱动器电路,其可以和第二时钟信号同步的方式,来依序驱动多条水平线;以及一控制电路,其可控制该第二驱动器电路依序驱动该等水平线的驱动时间,而使得自该第一驱动器电路上以和该第一时钟信号同步之方式供应出来而等于一条水平线的影像资料能在该第二时钟信号的一个循环内,以每隔依据影像要在垂直方向上放大并显示在该显示面板上之非整数放大率而决定的N条水平线(N是整数),而加以供应至二条连续水平线内。18.如申请专利范围第17项之显示装置,其中该控制电路可依序串列地驱动该二条连续的水平线,使得这二条连续水平缘之每一条均系在一个较该第二时钟信号的一个循环为短的时段内被驱动。19.如申请专利范围第17项之显示装置,其中:该第二驱动器电路包含有一个第一电路部份和一个第二电路部份;第一电路部份系依序驱动奇数的水平线,而第二电路部份则依序驱动偶数水平线;该第一和第二电路部份可以一条接一条的方式,交替地驱动该等水平线;以及该控制电路可在该第二时钟信号之一循环内将第一和第二电路部份控制成使该二条连续线中的一条是由第一电路部份加以驱动,而该二条连续线之另一条是由第二电路部份加以驱动。20.如申请专利范围第17项之显示装置,进一步包含有另一个控制电路,其可控制该第一驱动器电路依序将影像资料供应至该等水平线上的驱动时间,而使得包含在该影像资料内的相同像素点资料能在被每隔依据影像要在水平方向上加以放大并显示在显示面板上之另一放大率而决定的M个像素点(M是整数)而加以驱动的情形下连续地供应至一条水平线内。21.如申请专利范围第20项之显示装置,其中数字N是等于数字M,而相关于垂直方向上的该放大率是等于相关于水平方向上的该另一放大率。22.如申请专利范围第17项之显示装置,其中该显示面板是一液晶显示面板。23.一种控制显示装置的方法,该显示装置包含有一显示面板,其具有安排成矩阵格式的多个显示像素点,该方法包含有下列步骤:(a)以和第一时钟信号同步的方式,依序将影像资料供应至该显示面板的多条垂直线上;(b)以和第二时钟信号同步的方式,依序驱动多条水平线;以及(c)控制步骤(b),而使得出步骤(a)以与第一时钟信号同步之方式加以供应而等于一条水平线的相同影像资料能在第二时钟信号的一个循环中,在每隔依据影像要在垂直方向上加以放大并显示在该显示面板上之非整数放大率而决定的N条水平线(N是整数),而供应至二条连续的水平线内。24.如申请专利范围第23项之方法,其中步骤(c)系依序串列地驱动该二条连续的水平线,而使得这二条连续水平线中的每一条均是在一段较第二时钟信号之循环为短的时段内被驱动的。25.如申请专利范围第23项之方法,其中:步骤(b)包含有步骤(b-1),其系经由一第一电路部份和一第二电路部份以一条接着一条的方式交替地驱动该等水平线;以及步骤(c)包含有在第二时钟信号的一循环内控制步骤(b-1),而使得该二条连续线之一者是由第一电路部份加以驱动,而该二条连续线之另一者是由第二电路部份加以驱动。26.如申请专利范围第23项之方法,进一步包含有控制步骤(a),而使得包含在该影像资料内的相同像素资料能在被每隔依据影像要在水平方向上加以放大并显示在该显示面板上之另一放大率而决定之M个像素点(M是整数)而加以驱动的情形下连续地供应至一条水平线内的步骤。27.一种显示装置,包含有:一个显示面板,具有安排成矩阵格式的多个显示像素点;一第一电路,可经由与一影像信号同步之第一时钟信号来对该影像信号加以取样,并对该取样影像信号进行预定的处理作业,该预定的处理作业系由一个依该显示面板上之显示像素点数目而定的第二时钟信号来加以进行的;以及一第二电路,可产生该第一时钟信号和该第二时钟信号;藉此,一具有较该显示面板之像素数目少的点能被放大并显示。28.如申请专利范围第27项之显示装置,其中:该第一电路包含有一个可将呈类比格式的该影像信号转换成串列数位资料的A/D转换器、一个可将该串列数位资料转换成并列资料的串列至并列转换器、一个可将该并列资料加以闩锁位的闩锁电路,和一个可依序选取包含在该并列资料内之资料的多工器;以及该A/D转换器和该串列至并列转换器系以和该第一时钟信号同步的方式作动的,而该多工器则是以和该第二时钟信号同步的方式作动。29.如申请专利范围第28项之显示装置,其中该第二电路包含有一个可产生该与影像信号同步之第一时钟信号的第一产生器电路、一个可基于该显示面板上之显示像素点数目而产生该第二时钟信号的第二产生器电路、一个可计算该第二时钟信号而产生一个可供该多工器利用之而依序选取包含在并列资料内之资料的选择信号的计数器,和一个可依据放大率而控制该计数器的控制电路。30.如申请专利范围第29项之显示装置,其中该控制电路可依据该放大率而中止该计数器之计算该第二时钟信号。31.如申请专利范围第28项之显示装置,其中该第二电路进一步包含有一个可自包含在该影像信号内之水平和垂直同步信号中判别出放大率的电路,而使得该第二电路可依据如此判别出来之放大率来控制该计数器。32.如申请专利范围第27项之显示装置,其中:该第一电路包含有一个A/D转换器,其可将该呈类比格式之影像信号转换成数位资料,以及一个框架记忆体,其可每隔预数目的位元而储存该数位资料;该A/D转换器系以和该第一时钟信号同步的方式来作动的;该框架记忆体的写入作业系以和该第一时钟信号同步的方式进行的;以及该框架记忆体的读取作业系以和该第二时钟信号同步的方式进行的。33.如申请专利范围第32项之显示装置,其中该第二电路包含有一个可产生该与影像信号同步之第一时钟信号的第一产生器电路、一个可基于该显示面板上之显示像素点数目而产生该第二时钟信号的第二产生器电路,和一个可依据该放大率来计算该第二时钟信号,进而产生一个可用以自该框架记忆体内读取该数位资料之位址的位址计数器。34.如申请专利范围第33项之显示装置,其中该位址计数器可在依据该放大率而决定的预定时间时中止计数作业。35.如申请专利范围第33项之显示装置,其中该第二电路进一步包含有一个可自包含在该影像信号内之水平和垂直同步信号中判别出放大率的电路,而使得该第二电路可依据如此判别出来之放大率来控制该计数器。36.一种控制显示装置的方法,该显示装置包含有一显示面板,其具有安排成矩阵格式的多个显示像素点,该方法包含有下列步骤:利用与一影像信号同步的第一时钟信号来取样该影像信号;以及对该取样的影像资料进行预定的处理作业,该预定的处理作业系由一个依该显示面板上之显示像素点数目而定的第二时钟信号来加以进行的;藉此,一具有较该显示面板之像素数目少的点能被放大并显示于其上。图式简单说明:第一图是具有由FIFO记忆体所构成之影像记忆体的习用液晶显示装置的方块图。第二图是第一图中所示之液晶显示装置的作动时序图。第三图是所谓CS-ON-GATE矩阵式电极结构的矩阵式液晶显示面板的放大平面图。第四图是第三图中所示之结构及其周边部份的电路图。第五图是根据本发明第一个实施例之液晶显示装置的方块图。第六图是第五图所示之液晶显示装置的作动时序图,其中影像并未加以放大(放大率等于1)。第七图是第五图中所示之液晶显示装置的另一种作动时序图,其中影像是以4/3的放大率加以放大的。第八图是第五图中所示之垂直驱动器电路的方块图。第九图是第五图中所示之水平驱动器电路的方块图。第十图是第九图中所示之水平驱动器电路的作动时序图。第十一图是第五图中所示之时序控制电路的方块图。第十二图是第十一图中所示之作业单元一部份的方块图,此部份可产生垂直驱动器的启动信号。第十三图是第十一图中所示之作业单元另一部份的方块图,此部份可产生一时序信号,以使相同的影像资料能被同时写入至二条连续的水平线内。第十四图是本发明第一个实施例的时序控制电路一部份的方块图,此部份可产生一个移位时钟信号和一个输出致能信号,这些信号系供应至垂直驱动器电路上。第十五图是一个时序图,显示出移位时钟信号如何在时序控制电路内产生。第十六图是根据本发明第二个实施例之液晶显示装置的作动时序图。第十七图是使用在本发明第二个实施例内之作业单元一部份的方块图,此部份可产生一时序信号,用以使相同的影像资料能被同时写入至二条连续的水平线内。第十八图是一个能使影像在第五图的结构中在水平方向上加以放大的电路的方块图。第十九图是第十八图中所示之电路的时序图。第二十图是根据本发明第三个实施例之液晶显示装置的作动时序图。第二十一图是使用在本发明第三个实施例中的时序控制电路的一部份的方块图。第二十二图是使用在本发明第四个实施例中的时序控制电路的一部份的方块图。第二十三图是第二十二图中所示之作业单元一部份的方块图。第二十四图A和第二十四图B是时序图,显示出本发明实施例中所用之垂直驱动器启动信号和移位时钟信号间的相位关系。第二十五图是使用在本发明第四个实施例中的时序控制电路的一部份的方块图,此部份可产生一个时序信号,以使其可以一种可选定的放大率来将相同的影像资料同时写入至二条连续的水平线内。第二十六图是使用在本发明第四个实施例中的时序控制电路的一部份的方块图,此部份可产生一个移位时钟信号和一个输出致能信号,这些信号系供应至垂直驱动器电路上。第二十七图是根据本发明第五个实施例的液晶显示装置的方块图。第二十八图是第二十七图中所示之垂直放大控制电路的方块图。第二十九图是第二十八图中所示之垂直放大控制电路的作动时序图。第三十图是第二十八图中所示之垂直驱动器度路的时序图。第三十一图一种能将影像在水平方向上加以放大之液晶显示装置的方块图。第三十二图是第三十一图中所示之水平放大控制电路的方块图。第三十三图是第三十二图中所示之水平放大控制电路的作动时序图。第三十四图是根据本发明第六个实施例的液晶显示装置之垂直放大控制电路的方块图。第三十五图是第三十四图中所示之垂直放大控制电路的时序图。第三十六图是根据本发明第七个实施例的液晶显示装置的方块图。第三十七图是第三十六图中所示之垂直放大控制电路的方块图。第三十八图是第三十七图中所示之垂直放大控制电路的作动时序图,其中影像是在垂直方向上以3/2之放大率加以放大。第三十九图是第三十七图中所示之垂直放大控制电路的另一个作动时序图,其中影像是在垂直方向上以5/4之放大率加以放大。第四十图是根据本发明第八个实施例的液晶显示装置的方块图。第四十一图是第四十图中所示之垂直驱动器电路的作动时序图。第四十二图是第四十图中所示之垂直放大控制电路的方块图。第四十三图A、第四十三图B和第四十三图C分别是根据本发明第九个实施例的液晶显示装置的作动时序图。第四十四图是根据本发明第九个实施例的液晶显示装置的方块图。第四十五图是第四十四图中所示之影像信号处理电路和控制信号产生电路的方块图。第四十六图是显示同步信号与显示模式间之关系的图表。第四十七图是第四十五图中所示之第一和第二PLL电路的方块图。第四十八图是第四十五图中所示之控制电路的方块图。第四十九图A、第四十九图B和第四十九图C分别是本发明第九个实施例的作动时序图。第五十图是根据本发明第十个实施例之液晶显示装置中所用的影像信号处理电路和控制信号产生电路的方块图。第五十一图A、第五十一图B、第五十一图C和第五十一图D分别是本发明第十个实施例的作动时序图。第五十二图是第五十图中所示之位址计数器的方块图。第五十三图是根据本发明第十一个实施例之液晶显示装置中所用的影像信号处理电路和控制信号产生电路的方块图。第五十四图是本发明第十一个实施例的作动时序图。
地址 日本