发明名称 | 存储器数据总线结构及构造多宽度字内存的方法 | ||
摘要 | 存储器件包含连接到4个分段电流数据总线的第一和第二存储器阵列。当处于x36运行模式中时,电流数据总线相连通过数个电流电压变换器直接与输出缓冲器相连,当处于x18运行模式中时,电流数据总线相连以通过变换器和电压总线与输出缓冲器相连。连线的改变或是借助上层金属选择,或是通过软件编程,器件可以很容易地连接成为两种构造之一而同时可保持速度*功率乘积。 | ||
申请公布号 | CN1257285A | 申请公布日期 | 2000.06.21 |
申请号 | CN99126715.X | 申请日期 | 1999.12.13 |
申请人 | 摩托罗拉公司 | 发明人 | 迪米特里斯·C·派特拉克斯;威·T·罗 |
分类号 | G11C7/00 | 主分类号 | G11C7/00 |
代理机构 | 中国国际贸易促进委员会专利商标事务所 | 代理人 | 王永刚 |
主权项 | 1.一种存储器件,其特征在于:具有第一半阵列和第二半阵列的第一存储器阵列;连接在第一存储器阵列的第一半阵列和第一组电流电压变换器之间的第一数据总线;连接在第一存储器阵列的第二半阵列和第二组电流电压变换器之间的第二数据总线;连接到第一组电流电压变换器的第三数据总线;以及连接到第二组电流电压变换器的第四数据总线。 | ||
地址 | 美国伊利诺斯 |