发明名称 卫星遥感多星接收可编程格式化同步器
摘要 本发明涉及一种卫星遥感多星接收可编程格式化同步器,该同步器由五片超大规模超高速可编程器件组成,它们分别为用于对卫星数据进行I/Q分离的芯片,二片分别用于对I/Q两路卫星数据的帧同步头进行搜捕和容错保护的芯片,用于缓存器地址管理的芯片以及用于缓存器数据管理的芯片。本发明设计的格式化同步器,由于采用超大规模集成电路,因此体积小、成本低、运行可靠、速度快,可覆盖2002年以前世界各国发射的所有遥感卫星。
申请公布号 CN1052356C 申请公布日期 2000.05.10
申请号 CN97100692.X 申请日期 1997.03.14
申请人 清华大学 发明人 葛成辉;史久浩;朱正中;陈金树;杨海
分类号 H04B7/185 主分类号 H04B7/185
代理机构 清华大学专利事务所 代理人 罗文群
主权项 1、一种卫星遥感多星接收可编程格式化同步器,其特征在于该同步器由五个可编程器件组成,它们分别为:(1) 用于接收来自接收机解调器的基带卫星信号和同步信号,并对卫星数据进行I/Q分离和辨别的芯片(U201),该芯片中包括:由七个D触发器组成的I/Q分离电路,由输入缓冲器、与或门组、寄存器、输出缓冲器组成的加载电路;(2) 用于对I/Q两路卫星数据的帧同步头进行搜捕和容错保护的相同芯片(U202和U203),两块芯片分别包括:由输入缓冲器、三态门组成的,用于内部数据与外部总线双向交换的,总线缓冲器电路,由数据读回器、移位寄存器、异或门、高速长字加法器组成的帧同步容错搜捕电路;(3) 用于缓冲器地址管理的芯片(U204),该芯片包括:由予置寄存器、数据读回器、计数器、比较器组成的帧长和帧间计数电路,由帧保护计数器、比较器、寄存器、α次数予置器、数据读回器组成的帧保护计数电路,由寄存器、仲裁逻辑器、数据读回器组成的帧保护和仲裁电路,由译码器、总线缓冲器、寄存器、译码器组成的输入输出管理电路,由7组与或门组成的二选一选择器,由11组与或门组成的二选一选择器;(4) 用于缓存器数据管理的芯片(U205),该芯片包括:由4组与或门组成的片选译码器,由寄存器、与门、或门、时钟组成的读写仲裁器,由2个移位寄存器、8个32位/8位转换器组成的32位数据转换器。上述各芯片的联接关系为:(U201)接收到从接收机来的I/Q和CLK信号后,经处理将I/Q两路分开后分别送(U202)和(U203)进行帧同步容错搜索处理,然后再送往(U204)和(U205)进行数据和地址管理,再送到RAM缓存,再通过PCI总线接口进入计算机主机。
地址 100084北京市海淀区清华园